Revision 3a5b360d target-mips/translate.c

b/target-mips/translate.c
5074 5074
        break;
5075 5075
    case FOP(24, 22):
5076 5076
        gen_op_cp1_64bitmode();
5077
        GEN_LOAD_FREG_FTN(WT0, fs);
5078
        GEN_LOAD_FREG_FTN(WTH0, fs);
5079
        GEN_LOAD_FREG_FTN(WT1, ft);
5080
        GEN_LOAD_FREG_FTN(WTH1, ft);
5077
        GEN_LOAD_FREG_FTN(WT0, ft);
5078
        GEN_LOAD_FREG_FTN(WTH0, ft);
5079
        GEN_LOAD_FREG_FTN(WT1, fs);
5080
        GEN_LOAD_FREG_FTN(WTH1, fs);
5081 5081
        gen_op_float_addr_ps();
5082 5082
        GEN_STORE_FTN_FREG(fd, WT2);
5083 5083
        GEN_STORE_FTN_FREG(fd, WTH2);
......
5085 5085
        break;
5086 5086
    case FOP(26, 22):
5087 5087
        gen_op_cp1_64bitmode();
5088
        GEN_LOAD_FREG_FTN(WT0, fs);
5089
        GEN_LOAD_FREG_FTN(WTH0, fs);
5090
        GEN_LOAD_FREG_FTN(WT1, ft);
5091
        GEN_LOAD_FREG_FTN(WTH1, ft);
5088
        GEN_LOAD_FREG_FTN(WT0, ft);
5089
        GEN_LOAD_FREG_FTN(WTH0, ft);
5090
        GEN_LOAD_FREG_FTN(WT1, fs);
5091
        GEN_LOAD_FREG_FTN(WTH1, fs);
5092 5092
        gen_op_float_mulr_ps();
5093 5093
        GEN_STORE_FTN_FREG(fd, WT2);
5094 5094
        GEN_STORE_FTN_FREG(fd, WTH2);

Also available in: Unified diff