Statistics
| Branch: | Revision:

root / target-m68k / translate.c @ 804b2071

History | View | Annotate | Download (78.9 kB)

1 e6e5906b pbrook
/*
2 e6e5906b pbrook
 *  m68k translation
3 5fafdf24 ths
 *
4 0633879f pbrook
 *  Copyright (c) 2005-2007 CodeSourcery
5 e6e5906b pbrook
 *  Written by Paul Brook
6 e6e5906b pbrook
 *
7 e6e5906b pbrook
 * This library is free software; you can redistribute it and/or
8 e6e5906b pbrook
 * modify it under the terms of the GNU Lesser General Public
9 e6e5906b pbrook
 * License as published by the Free Software Foundation; either
10 e6e5906b pbrook
 * version 2 of the License, or (at your option) any later version.
11 e6e5906b pbrook
 *
12 e6e5906b pbrook
 * This library is distributed in the hope that it will be useful,
13 e6e5906b pbrook
 * but WITHOUT ANY WARRANTY; without even the implied warranty of
14 e6e5906b pbrook
 * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the GNU
15 e6e5906b pbrook
 * General Public License for more details.
16 e6e5906b pbrook
 *
17 e6e5906b pbrook
 * You should have received a copy of the GNU Lesser General Public
18 8167ee88 Blue Swirl
 * License along with this library; if not, see <http://www.gnu.org/licenses/>.
19 e6e5906b pbrook
 */
20 e6e5906b pbrook
#include <stdarg.h>
21 e6e5906b pbrook
#include <stdlib.h>
22 e6e5906b pbrook
#include <stdio.h>
23 e6e5906b pbrook
#include <string.h>
24 e6e5906b pbrook
#include <inttypes.h>
25 e6e5906b pbrook
26 e6e5906b pbrook
#include "config.h"
27 e6e5906b pbrook
#include "cpu.h"
28 e6e5906b pbrook
#include "exec-all.h"
29 e6e5906b pbrook
#include "disas.h"
30 57fec1fe bellard
#include "tcg-op.h"
31 79383c9c blueswir1
#include "qemu-log.h"
32 e1f3808e pbrook
33 a7812ae4 pbrook
#include "helpers.h"
34 e1f3808e pbrook
#define GEN_HELPER 1
35 e1f3808e pbrook
#include "helpers.h"
36 e6e5906b pbrook
37 0633879f pbrook
//#define DEBUG_DISPATCH 1
38 0633879f pbrook
39 815a6742 pbrook
/* Fake floating point.  */
40 815a6742 pbrook
#define tcg_gen_mov_f64 tcg_gen_mov_i64
41 815a6742 pbrook
#define tcg_gen_qemu_ldf64 tcg_gen_qemu_ld64
42 815a6742 pbrook
#define tcg_gen_qemu_stf64 tcg_gen_qemu_st64
43 815a6742 pbrook
44 e1f3808e pbrook
#define DEFO32(name, offset) static TCGv QREG_##name;
45 a7812ae4 pbrook
#define DEFO64(name, offset) static TCGv_i64 QREG_##name;
46 a7812ae4 pbrook
#define DEFF64(name, offset) static TCGv_i64 QREG_##name;
47 e1f3808e pbrook
#include "qregs.def"
48 e1f3808e pbrook
#undef DEFO32
49 e1f3808e pbrook
#undef DEFO64
50 e1f3808e pbrook
#undef DEFF64
51 e1f3808e pbrook
52 a7812ae4 pbrook
static TCGv_ptr cpu_env;
53 e1f3808e pbrook
54 e1f3808e pbrook
static char cpu_reg_names[3*8*3 + 5*4];
55 e1f3808e pbrook
static TCGv cpu_dregs[8];
56 e1f3808e pbrook
static TCGv cpu_aregs[8];
57 a7812ae4 pbrook
static TCGv_i64 cpu_fregs[8];
58 a7812ae4 pbrook
static TCGv_i64 cpu_macc[4];
59 e1f3808e pbrook
60 e1f3808e pbrook
#define DREG(insn, pos) cpu_dregs[((insn) >> (pos)) & 7]
61 e1f3808e pbrook
#define AREG(insn, pos) cpu_aregs[((insn) >> (pos)) & 7]
62 e1f3808e pbrook
#define FREG(insn, pos) cpu_fregs[((insn) >> (pos)) & 7]
63 e1f3808e pbrook
#define MACREG(acc) cpu_macc[acc]
64 e1f3808e pbrook
#define QREG_SP cpu_aregs[7]
65 e1f3808e pbrook
66 e1f3808e pbrook
static TCGv NULL_QREG;
67 a7812ae4 pbrook
#define IS_NULL_QREG(t) (TCGV_EQUAL(t, NULL_QREG))
68 e1f3808e pbrook
/* Used to distinguish stores from bad addressing modes.  */
69 e1f3808e pbrook
static TCGv store_dummy;
70 e1f3808e pbrook
71 2e70f6ef pbrook
#include "gen-icount.h"
72 2e70f6ef pbrook
73 e1f3808e pbrook
void m68k_tcg_init(void)
74 e1f3808e pbrook
{
75 e1f3808e pbrook
    char *p;
76 e1f3808e pbrook
    int i;
77 e1f3808e pbrook
78 a7812ae4 pbrook
#define DEFO32(name,  offset) QREG_##name = tcg_global_mem_new_i32(TCG_AREG0, offsetof(CPUState, offset), #name);
79 a7812ae4 pbrook
#define DEFO64(name,  offset) QREG_##name = tcg_global_mem_new_i64(TCG_AREG0, offsetof(CPUState, offset), #name);
80 e1f3808e pbrook
#define DEFF64(name,  offset) DEFO64(name, offset)
81 e1f3808e pbrook
#include "qregs.def"
82 e1f3808e pbrook
#undef DEFO32
83 e1f3808e pbrook
#undef DEFO64
84 e1f3808e pbrook
#undef DEFF64
85 e1f3808e pbrook
86 a7812ae4 pbrook
    cpu_env = tcg_global_reg_new_ptr(TCG_AREG0, "env");
87 e1f3808e pbrook
88 e1f3808e pbrook
    p = cpu_reg_names;
89 e1f3808e pbrook
    for (i = 0; i < 8; i++) {
90 e1f3808e pbrook
        sprintf(p, "D%d", i);
91 a7812ae4 pbrook
        cpu_dregs[i] = tcg_global_mem_new(TCG_AREG0,
92 e1f3808e pbrook
                                          offsetof(CPUM68KState, dregs[i]), p);
93 e1f3808e pbrook
        p += 3;
94 e1f3808e pbrook
        sprintf(p, "A%d", i);
95 a7812ae4 pbrook
        cpu_aregs[i] = tcg_global_mem_new(TCG_AREG0,
96 e1f3808e pbrook
                                          offsetof(CPUM68KState, aregs[i]), p);
97 e1f3808e pbrook
        p += 3;
98 e1f3808e pbrook
        sprintf(p, "F%d", i);
99 a7812ae4 pbrook
        cpu_fregs[i] = tcg_global_mem_new_i64(TCG_AREG0,
100 e1f3808e pbrook
                                          offsetof(CPUM68KState, fregs[i]), p);
101 e1f3808e pbrook
        p += 3;
102 e1f3808e pbrook
    }
103 e1f3808e pbrook
    for (i = 0; i < 4; i++) {
104 e1f3808e pbrook
        sprintf(p, "ACC%d", i);
105 a7812ae4 pbrook
        cpu_macc[i] = tcg_global_mem_new_i64(TCG_AREG0,
106 e1f3808e pbrook
                                         offsetof(CPUM68KState, macc[i]), p);
107 e1f3808e pbrook
        p += 5;
108 e1f3808e pbrook
    }
109 e1f3808e pbrook
110 a7812ae4 pbrook
    NULL_QREG = tcg_global_mem_new(TCG_AREG0, -4, "NULL");
111 a7812ae4 pbrook
    store_dummy = tcg_global_mem_new(TCG_AREG0, -8, "NULL");
112 e1f3808e pbrook
113 a7812ae4 pbrook
#define GEN_HELPER 2
114 e1f3808e pbrook
#include "helpers.h"
115 e1f3808e pbrook
}
116 e1f3808e pbrook
117 e6e5906b pbrook
static inline void qemu_assert(int cond, const char *msg)
118 e6e5906b pbrook
{
119 e6e5906b pbrook
    if (!cond) {
120 e6e5906b pbrook
        fprintf (stderr, "badness: %s\n", msg);
121 e6e5906b pbrook
        abort();
122 e6e5906b pbrook
    }
123 e6e5906b pbrook
}
124 e6e5906b pbrook
125 e6e5906b pbrook
/* internal defines */
126 e6e5906b pbrook
typedef struct DisasContext {
127 e6dbd3b3 pbrook
    CPUM68KState *env;
128 510ff0b7 pbrook
    target_ulong insn_pc; /* Start of the current instruction.  */
129 e6e5906b pbrook
    target_ulong pc;
130 e6e5906b pbrook
    int is_jmp;
131 e6e5906b pbrook
    int cc_op;
132 0633879f pbrook
    int user;
133 e6e5906b pbrook
    uint32_t fpcr;
134 e6e5906b pbrook
    struct TranslationBlock *tb;
135 e6e5906b pbrook
    int singlestep_enabled;
136 c9bac22c pbrook
    int is_mem;
137 a7812ae4 pbrook
    TCGv_i64 mactmp;
138 a7812ae4 pbrook
    int done_mac;
139 e6e5906b pbrook
} DisasContext;
140 e6e5906b pbrook
141 e6e5906b pbrook
#define DISAS_JUMP_NEXT 4
142 e6e5906b pbrook
143 0633879f pbrook
#if defined(CONFIG_USER_ONLY)
144 0633879f pbrook
#define IS_USER(s) 1
145 0633879f pbrook
#else
146 0633879f pbrook
#define IS_USER(s) s->user
147 0633879f pbrook
#endif
148 0633879f pbrook
149 e6e5906b pbrook
/* XXX: move that elsewhere */
150 e6e5906b pbrook
/* ??? Fix exceptions.  */
151 e6e5906b pbrook
static void *gen_throws_exception;
152 e6e5906b pbrook
#define gen_last_qop NULL
153 e6e5906b pbrook
154 e6e5906b pbrook
#define OS_BYTE 0
155 e6e5906b pbrook
#define OS_WORD 1
156 e6e5906b pbrook
#define OS_LONG 2
157 e6e5906b pbrook
#define OS_SINGLE 4
158 e6e5906b pbrook
#define OS_DOUBLE 5
159 e6e5906b pbrook
160 e6e5906b pbrook
typedef void (*disas_proc)(DisasContext *, uint16_t);
161 e6e5906b pbrook
162 0633879f pbrook
#ifdef DEBUG_DISPATCH
163 0633879f pbrook
#define DISAS_INSN(name) \
164 0633879f pbrook
  static void real_disas_##name (DisasContext *s, uint16_t insn); \
165 0633879f pbrook
  static void disas_##name (DisasContext *s, uint16_t insn) { \
166 93fcfe39 aliguori
    qemu_log("Dispatch " #name "\n"); \
167 0633879f pbrook
    real_disas_##name(s, insn); } \
168 0633879f pbrook
  static void real_disas_##name (DisasContext *s, uint16_t insn)
169 0633879f pbrook
#else
170 e6e5906b pbrook
#define DISAS_INSN(name) \
171 e6e5906b pbrook
  static void disas_##name (DisasContext *s, uint16_t insn)
172 0633879f pbrook
#endif
173 e6e5906b pbrook
174 e1f3808e pbrook
/* FIXME: Remove this.  */
175 e1f3808e pbrook
#define gen_im32(val) tcg_const_i32(val)
176 e1f3808e pbrook
177 e6e5906b pbrook
/* Generate a load from the specified address.  Narrow values are
178 e6e5906b pbrook
   sign extended to full register width.  */
179 e1f3808e pbrook
static inline TCGv gen_load(DisasContext * s, int opsize, TCGv addr, int sign)
180 e6e5906b pbrook
{
181 e1f3808e pbrook
    TCGv tmp;
182 e1f3808e pbrook
    int index = IS_USER(s);
183 c9bac22c pbrook
    s->is_mem = 1;
184 a7812ae4 pbrook
    tmp = tcg_temp_new_i32();
185 e6e5906b pbrook
    switch(opsize) {
186 e6e5906b pbrook
    case OS_BYTE:
187 e6e5906b pbrook
        if (sign)
188 e1f3808e pbrook
            tcg_gen_qemu_ld8s(tmp, addr, index);
189 e6e5906b pbrook
        else
190 e1f3808e pbrook
            tcg_gen_qemu_ld8u(tmp, addr, index);
191 e6e5906b pbrook
        break;
192 e6e5906b pbrook
    case OS_WORD:
193 e6e5906b pbrook
        if (sign)
194 e1f3808e pbrook
            tcg_gen_qemu_ld16s(tmp, addr, index);
195 e6e5906b pbrook
        else
196 e1f3808e pbrook
            tcg_gen_qemu_ld16u(tmp, addr, index);
197 e6e5906b pbrook
        break;
198 e6e5906b pbrook
    case OS_LONG:
199 e6e5906b pbrook
    case OS_SINGLE:
200 a7812ae4 pbrook
        tcg_gen_qemu_ld32u(tmp, addr, index);
201 e6e5906b pbrook
        break;
202 e6e5906b pbrook
    default:
203 e6e5906b pbrook
        qemu_assert(0, "bad load size");
204 e6e5906b pbrook
    }
205 e6e5906b pbrook
    gen_throws_exception = gen_last_qop;
206 e6e5906b pbrook
    return tmp;
207 e6e5906b pbrook
}
208 e6e5906b pbrook
209 a7812ae4 pbrook
static inline TCGv_i64 gen_load64(DisasContext * s, TCGv addr)
210 a7812ae4 pbrook
{
211 a7812ae4 pbrook
    TCGv_i64 tmp;
212 a7812ae4 pbrook
    int index = IS_USER(s);
213 a7812ae4 pbrook
    s->is_mem = 1;
214 a7812ae4 pbrook
    tmp = tcg_temp_new_i64();
215 a7812ae4 pbrook
    tcg_gen_qemu_ldf64(tmp, addr, index);
216 a7812ae4 pbrook
    gen_throws_exception = gen_last_qop;
217 a7812ae4 pbrook
    return tmp;
218 a7812ae4 pbrook
}
219 a7812ae4 pbrook
220 e6e5906b pbrook
/* Generate a store.  */
221 e1f3808e pbrook
static inline void gen_store(DisasContext *s, int opsize, TCGv addr, TCGv val)
222 e6e5906b pbrook
{
223 e1f3808e pbrook
    int index = IS_USER(s);
224 c9bac22c pbrook
    s->is_mem = 1;
225 e6e5906b pbrook
    switch(opsize) {
226 e6e5906b pbrook
    case OS_BYTE:
227 e1f3808e pbrook
        tcg_gen_qemu_st8(val, addr, index);
228 e6e5906b pbrook
        break;
229 e6e5906b pbrook
    case OS_WORD:
230 e1f3808e pbrook
        tcg_gen_qemu_st16(val, addr, index);
231 e6e5906b pbrook
        break;
232 e6e5906b pbrook
    case OS_LONG:
233 e6e5906b pbrook
    case OS_SINGLE:
234 a7812ae4 pbrook
        tcg_gen_qemu_st32(val, addr, index);
235 e6e5906b pbrook
        break;
236 e6e5906b pbrook
    default:
237 e6e5906b pbrook
        qemu_assert(0, "bad store size");
238 e6e5906b pbrook
    }
239 e6e5906b pbrook
    gen_throws_exception = gen_last_qop;
240 e6e5906b pbrook
}
241 e6e5906b pbrook
242 a7812ae4 pbrook
static inline void gen_store64(DisasContext *s, TCGv addr, TCGv_i64 val)
243 a7812ae4 pbrook
{
244 a7812ae4 pbrook
    int index = IS_USER(s);
245 a7812ae4 pbrook
    s->is_mem = 1;
246 a7812ae4 pbrook
    tcg_gen_qemu_stf64(val, addr, index);
247 a7812ae4 pbrook
    gen_throws_exception = gen_last_qop;
248 a7812ae4 pbrook
}
249 a7812ae4 pbrook
250 e1f3808e pbrook
typedef enum {
251 e1f3808e pbrook
    EA_STORE,
252 e1f3808e pbrook
    EA_LOADU,
253 e1f3808e pbrook
    EA_LOADS
254 e1f3808e pbrook
} ea_what;
255 e1f3808e pbrook
256 e6e5906b pbrook
/* Generate an unsigned load if VAL is 0 a signed load if val is -1,
257 e6e5906b pbrook
   otherwise generate a store.  */
258 e1f3808e pbrook
static TCGv gen_ldst(DisasContext *s, int opsize, TCGv addr, TCGv val,
259 e1f3808e pbrook
                     ea_what what)
260 e6e5906b pbrook
{
261 e1f3808e pbrook
    if (what == EA_STORE) {
262 0633879f pbrook
        gen_store(s, opsize, addr, val);
263 e1f3808e pbrook
        return store_dummy;
264 e6e5906b pbrook
    } else {
265 e1f3808e pbrook
        return gen_load(s, opsize, addr, what == EA_LOADS);
266 e6e5906b pbrook
    }
267 e6e5906b pbrook
}
268 e6e5906b pbrook
269 e6dbd3b3 pbrook
/* Read a 32-bit immediate constant.  */
270 e6dbd3b3 pbrook
static inline uint32_t read_im32(DisasContext *s)
271 e6dbd3b3 pbrook
{
272 e6dbd3b3 pbrook
    uint32_t im;
273 e6dbd3b3 pbrook
    im = ((uint32_t)lduw_code(s->pc)) << 16;
274 e6dbd3b3 pbrook
    s->pc += 2;
275 e6dbd3b3 pbrook
    im |= lduw_code(s->pc);
276 e6dbd3b3 pbrook
    s->pc += 2;
277 e6dbd3b3 pbrook
    return im;
278 e6dbd3b3 pbrook
}
279 e6dbd3b3 pbrook
280 e6dbd3b3 pbrook
/* Calculate and address index.  */
281 e1f3808e pbrook
static TCGv gen_addr_index(uint16_t ext, TCGv tmp)
282 e6dbd3b3 pbrook
{
283 e1f3808e pbrook
    TCGv add;
284 e6dbd3b3 pbrook
    int scale;
285 e6dbd3b3 pbrook
286 e6dbd3b3 pbrook
    add = (ext & 0x8000) ? AREG(ext, 12) : DREG(ext, 12);
287 e6dbd3b3 pbrook
    if ((ext & 0x800) == 0) {
288 e1f3808e pbrook
        tcg_gen_ext16s_i32(tmp, add);
289 e6dbd3b3 pbrook
        add = tmp;
290 e6dbd3b3 pbrook
    }
291 e6dbd3b3 pbrook
    scale = (ext >> 9) & 3;
292 e6dbd3b3 pbrook
    if (scale != 0) {
293 e1f3808e pbrook
        tcg_gen_shli_i32(tmp, add, scale);
294 e6dbd3b3 pbrook
        add = tmp;
295 e6dbd3b3 pbrook
    }
296 e6dbd3b3 pbrook
    return add;
297 e6dbd3b3 pbrook
}
298 e6dbd3b3 pbrook
299 e1f3808e pbrook
/* Handle a base + index + displacement effective addresss.
300 e1f3808e pbrook
   A NULL_QREG base means pc-relative.  */
301 e1f3808e pbrook
static TCGv gen_lea_indexed(DisasContext *s, int opsize, TCGv base)
302 e6e5906b pbrook
{
303 e6e5906b pbrook
    uint32_t offset;
304 e6e5906b pbrook
    uint16_t ext;
305 e1f3808e pbrook
    TCGv add;
306 e1f3808e pbrook
    TCGv tmp;
307 e6dbd3b3 pbrook
    uint32_t bd, od;
308 e6e5906b pbrook
309 e6e5906b pbrook
    offset = s->pc;
310 0633879f pbrook
    ext = lduw_code(s->pc);
311 e6e5906b pbrook
    s->pc += 2;
312 e6dbd3b3 pbrook
313 e6dbd3b3 pbrook
    if ((ext & 0x800) == 0 && !m68k_feature(s->env, M68K_FEATURE_WORD_INDEX))
314 e1f3808e pbrook
        return NULL_QREG;
315 e6dbd3b3 pbrook
316 e6dbd3b3 pbrook
    if (ext & 0x100) {
317 e6dbd3b3 pbrook
        /* full extension word format */
318 e6dbd3b3 pbrook
        if (!m68k_feature(s->env, M68K_FEATURE_EXT_FULL))
319 e1f3808e pbrook
            return NULL_QREG;
320 e6dbd3b3 pbrook
321 e6dbd3b3 pbrook
        if ((ext & 0x30) > 0x10) {
322 e6dbd3b3 pbrook
            /* base displacement */
323 e6dbd3b3 pbrook
            if ((ext & 0x30) == 0x20) {
324 e6dbd3b3 pbrook
                bd = (int16_t)lduw_code(s->pc);
325 e6dbd3b3 pbrook
                s->pc += 2;
326 e6dbd3b3 pbrook
            } else {
327 e6dbd3b3 pbrook
                bd = read_im32(s);
328 e6dbd3b3 pbrook
            }
329 e6dbd3b3 pbrook
        } else {
330 e6dbd3b3 pbrook
            bd = 0;
331 e6dbd3b3 pbrook
        }
332 a7812ae4 pbrook
        tmp = tcg_temp_new();
333 e6dbd3b3 pbrook
        if ((ext & 0x44) == 0) {
334 e6dbd3b3 pbrook
            /* pre-index */
335 e6dbd3b3 pbrook
            add = gen_addr_index(ext, tmp);
336 e6dbd3b3 pbrook
        } else {
337 e1f3808e pbrook
            add = NULL_QREG;
338 e6dbd3b3 pbrook
        }
339 e6dbd3b3 pbrook
        if ((ext & 0x80) == 0) {
340 e6dbd3b3 pbrook
            /* base not suppressed */
341 e1f3808e pbrook
            if (IS_NULL_QREG(base)) {
342 e6dbd3b3 pbrook
                base = gen_im32(offset + bd);
343 e6dbd3b3 pbrook
                bd = 0;
344 e6dbd3b3 pbrook
            }
345 e1f3808e pbrook
            if (!IS_NULL_QREG(add)) {
346 e1f3808e pbrook
                tcg_gen_add_i32(tmp, add, base);
347 e6dbd3b3 pbrook
                add = tmp;
348 e6dbd3b3 pbrook
            } else {
349 e6dbd3b3 pbrook
                add = base;
350 e6dbd3b3 pbrook
            }
351 e6dbd3b3 pbrook
        }
352 e1f3808e pbrook
        if (!IS_NULL_QREG(add)) {
353 e6dbd3b3 pbrook
            if (bd != 0) {
354 e1f3808e pbrook
                tcg_gen_addi_i32(tmp, add, bd);
355 e6dbd3b3 pbrook
                add = tmp;
356 e6dbd3b3 pbrook
            }
357 e6dbd3b3 pbrook
        } else {
358 e6dbd3b3 pbrook
            add = gen_im32(bd);
359 e6dbd3b3 pbrook
        }
360 e6dbd3b3 pbrook
        if ((ext & 3) != 0) {
361 e6dbd3b3 pbrook
            /* memory indirect */
362 e6dbd3b3 pbrook
            base = gen_load(s, OS_LONG, add, 0);
363 e6dbd3b3 pbrook
            if ((ext & 0x44) == 4) {
364 e6dbd3b3 pbrook
                add = gen_addr_index(ext, tmp);
365 e1f3808e pbrook
                tcg_gen_add_i32(tmp, add, base);
366 e6dbd3b3 pbrook
                add = tmp;
367 e6dbd3b3 pbrook
            } else {
368 e6dbd3b3 pbrook
                add = base;
369 e6dbd3b3 pbrook
            }
370 e6dbd3b3 pbrook
            if ((ext & 3) > 1) {
371 e6dbd3b3 pbrook
                /* outer displacement */
372 e6dbd3b3 pbrook
                if ((ext & 3) == 2) {
373 e6dbd3b3 pbrook
                    od = (int16_t)lduw_code(s->pc);
374 e6dbd3b3 pbrook
                    s->pc += 2;
375 e6dbd3b3 pbrook
                } else {
376 e6dbd3b3 pbrook
                    od = read_im32(s);
377 e6dbd3b3 pbrook
                }
378 e6dbd3b3 pbrook
            } else {
379 e6dbd3b3 pbrook
                od = 0;
380 e6dbd3b3 pbrook
            }
381 e6dbd3b3 pbrook
            if (od != 0) {
382 e1f3808e pbrook
                tcg_gen_addi_i32(tmp, add, od);
383 e6dbd3b3 pbrook
                add = tmp;
384 e6dbd3b3 pbrook
            }
385 e6dbd3b3 pbrook
        }
386 e6e5906b pbrook
    } else {
387 e6dbd3b3 pbrook
        /* brief extension word format */
388 a7812ae4 pbrook
        tmp = tcg_temp_new();
389 e6dbd3b3 pbrook
        add = gen_addr_index(ext, tmp);
390 e1f3808e pbrook
        if (!IS_NULL_QREG(base)) {
391 e1f3808e pbrook
            tcg_gen_add_i32(tmp, add, base);
392 e6dbd3b3 pbrook
            if ((int8_t)ext)
393 e1f3808e pbrook
                tcg_gen_addi_i32(tmp, tmp, (int8_t)ext);
394 e6dbd3b3 pbrook
        } else {
395 e1f3808e pbrook
            tcg_gen_addi_i32(tmp, add, offset + (int8_t)ext);
396 e6dbd3b3 pbrook
        }
397 e6dbd3b3 pbrook
        add = tmp;
398 e6e5906b pbrook
    }
399 e6dbd3b3 pbrook
    return add;
400 e6e5906b pbrook
}
401 e6e5906b pbrook
402 e6e5906b pbrook
/* Update the CPU env CC_OP state.  */
403 e6e5906b pbrook
static inline void gen_flush_cc_op(DisasContext *s)
404 e6e5906b pbrook
{
405 e6e5906b pbrook
    if (s->cc_op != CC_OP_DYNAMIC)
406 e1f3808e pbrook
        tcg_gen_movi_i32(QREG_CC_OP, s->cc_op);
407 e6e5906b pbrook
}
408 e6e5906b pbrook
409 e6e5906b pbrook
/* Evaluate all the CC flags.  */
410 e6e5906b pbrook
static inline void gen_flush_flags(DisasContext *s)
411 e6e5906b pbrook
{
412 e6e5906b pbrook
    if (s->cc_op == CC_OP_FLAGS)
413 e6e5906b pbrook
        return;
414 0cf5c677 pbrook
    gen_flush_cc_op(s);
415 e1f3808e pbrook
    gen_helper_flush_flags(cpu_env, QREG_CC_OP);
416 e6e5906b pbrook
    s->cc_op = CC_OP_FLAGS;
417 e6e5906b pbrook
}
418 e6e5906b pbrook
419 e1f3808e pbrook
static void gen_logic_cc(DisasContext *s, TCGv val)
420 e1f3808e pbrook
{
421 e1f3808e pbrook
    tcg_gen_mov_i32(QREG_CC_DEST, val);
422 e1f3808e pbrook
    s->cc_op = CC_OP_LOGIC;
423 e1f3808e pbrook
}
424 e1f3808e pbrook
425 e1f3808e pbrook
static void gen_update_cc_add(TCGv dest, TCGv src)
426 e1f3808e pbrook
{
427 e1f3808e pbrook
    tcg_gen_mov_i32(QREG_CC_DEST, dest);
428 e1f3808e pbrook
    tcg_gen_mov_i32(QREG_CC_SRC, src);
429 e1f3808e pbrook
}
430 e1f3808e pbrook
431 e6e5906b pbrook
static inline int opsize_bytes(int opsize)
432 e6e5906b pbrook
{
433 e6e5906b pbrook
    switch (opsize) {
434 e6e5906b pbrook
    case OS_BYTE: return 1;
435 e6e5906b pbrook
    case OS_WORD: return 2;
436 e6e5906b pbrook
    case OS_LONG: return 4;
437 e6e5906b pbrook
    case OS_SINGLE: return 4;
438 e6e5906b pbrook
    case OS_DOUBLE: return 8;
439 e6e5906b pbrook
    default:
440 e6e5906b pbrook
        qemu_assert(0, "bad operand size");
441 1ed1a787 blueswir1
        return 0;
442 e6e5906b pbrook
    }
443 e6e5906b pbrook
}
444 e6e5906b pbrook
445 e6e5906b pbrook
/* Assign value to a register.  If the width is less than the register width
446 e6e5906b pbrook
   only the low part of the register is set.  */
447 e1f3808e pbrook
static void gen_partset_reg(int opsize, TCGv reg, TCGv val)
448 e6e5906b pbrook
{
449 e1f3808e pbrook
    TCGv tmp;
450 e6e5906b pbrook
    switch (opsize) {
451 e6e5906b pbrook
    case OS_BYTE:
452 e1f3808e pbrook
        tcg_gen_andi_i32(reg, reg, 0xffffff00);
453 a7812ae4 pbrook
        tmp = tcg_temp_new();
454 e1f3808e pbrook
        tcg_gen_ext8u_i32(tmp, val);
455 e1f3808e pbrook
        tcg_gen_or_i32(reg, reg, tmp);
456 e6e5906b pbrook
        break;
457 e6e5906b pbrook
    case OS_WORD:
458 e1f3808e pbrook
        tcg_gen_andi_i32(reg, reg, 0xffff0000);
459 a7812ae4 pbrook
        tmp = tcg_temp_new();
460 e1f3808e pbrook
        tcg_gen_ext16u_i32(tmp, val);
461 e1f3808e pbrook
        tcg_gen_or_i32(reg, reg, tmp);
462 e6e5906b pbrook
        break;
463 e6e5906b pbrook
    case OS_LONG:
464 e6e5906b pbrook
    case OS_SINGLE:
465 a7812ae4 pbrook
        tcg_gen_mov_i32(reg, val);
466 e6e5906b pbrook
        break;
467 e6e5906b pbrook
    default:
468 e6e5906b pbrook
        qemu_assert(0, "Bad operand size");
469 e6e5906b pbrook
        break;
470 e6e5906b pbrook
    }
471 e6e5906b pbrook
}
472 e6e5906b pbrook
473 e6e5906b pbrook
/* Sign or zero extend a value.  */
474 e1f3808e pbrook
static inline TCGv gen_extend(TCGv val, int opsize, int sign)
475 e6e5906b pbrook
{
476 e1f3808e pbrook
    TCGv tmp;
477 e6e5906b pbrook
478 e6e5906b pbrook
    switch (opsize) {
479 e6e5906b pbrook
    case OS_BYTE:
480 a7812ae4 pbrook
        tmp = tcg_temp_new();
481 e6e5906b pbrook
        if (sign)
482 e1f3808e pbrook
            tcg_gen_ext8s_i32(tmp, val);
483 e6e5906b pbrook
        else
484 e1f3808e pbrook
            tcg_gen_ext8u_i32(tmp, val);
485 e6e5906b pbrook
        break;
486 e6e5906b pbrook
    case OS_WORD:
487 a7812ae4 pbrook
        tmp = tcg_temp_new();
488 e6e5906b pbrook
        if (sign)
489 e1f3808e pbrook
            tcg_gen_ext16s_i32(tmp, val);
490 e6e5906b pbrook
        else
491 e1f3808e pbrook
            tcg_gen_ext16u_i32(tmp, val);
492 e6e5906b pbrook
        break;
493 e6e5906b pbrook
    case OS_LONG:
494 e6e5906b pbrook
    case OS_SINGLE:
495 a7812ae4 pbrook
        tmp = val;
496 e6e5906b pbrook
        break;
497 e6e5906b pbrook
    default:
498 e6e5906b pbrook
        qemu_assert(0, "Bad operand size");
499 e6e5906b pbrook
    }
500 e6e5906b pbrook
    return tmp;
501 e6e5906b pbrook
}
502 e6e5906b pbrook
503 e6e5906b pbrook
/* Generate code for an "effective address".  Does not adjust the base
504 1addc7c5 aurel32
   register for autoincrement addressing modes.  */
505 e1f3808e pbrook
static TCGv gen_lea(DisasContext *s, uint16_t insn, int opsize)
506 e6e5906b pbrook
{
507 e1f3808e pbrook
    TCGv reg;
508 e1f3808e pbrook
    TCGv tmp;
509 e6e5906b pbrook
    uint16_t ext;
510 e6e5906b pbrook
    uint32_t offset;
511 e6e5906b pbrook
512 e6e5906b pbrook
    switch ((insn >> 3) & 7) {
513 e6e5906b pbrook
    case 0: /* Data register direct.  */
514 e6e5906b pbrook
    case 1: /* Address register direct.  */
515 e1f3808e pbrook
        return NULL_QREG;
516 e6e5906b pbrook
    case 2: /* Indirect register */
517 e6e5906b pbrook
    case 3: /* Indirect postincrement.  */
518 e1f3808e pbrook
        return AREG(insn, 0);
519 e6e5906b pbrook
    case 4: /* Indirect predecrememnt.  */
520 e1f3808e pbrook
        reg = AREG(insn, 0);
521 a7812ae4 pbrook
        tmp = tcg_temp_new();
522 e1f3808e pbrook
        tcg_gen_subi_i32(tmp, reg, opsize_bytes(opsize));
523 e6e5906b pbrook
        return tmp;
524 e6e5906b pbrook
    case 5: /* Indirect displacement.  */
525 e1f3808e pbrook
        reg = AREG(insn, 0);
526 a7812ae4 pbrook
        tmp = tcg_temp_new();
527 0633879f pbrook
        ext = lduw_code(s->pc);
528 e6e5906b pbrook
        s->pc += 2;
529 e1f3808e pbrook
        tcg_gen_addi_i32(tmp, reg, (int16_t)ext);
530 e6e5906b pbrook
        return tmp;
531 e6e5906b pbrook
    case 6: /* Indirect index + displacement.  */
532 e1f3808e pbrook
        reg = AREG(insn, 0);
533 e6e5906b pbrook
        return gen_lea_indexed(s, opsize, reg);
534 e6e5906b pbrook
    case 7: /* Other */
535 e1f3808e pbrook
        switch (insn & 7) {
536 e6e5906b pbrook
        case 0: /* Absolute short.  */
537 0633879f pbrook
            offset = ldsw_code(s->pc);
538 e6e5906b pbrook
            s->pc += 2;
539 e6e5906b pbrook
            return gen_im32(offset);
540 e6e5906b pbrook
        case 1: /* Absolute long.  */
541 e6e5906b pbrook
            offset = read_im32(s);
542 e6e5906b pbrook
            return gen_im32(offset);
543 e6e5906b pbrook
        case 2: /* pc displacement  */
544 e6e5906b pbrook
            offset = s->pc;
545 0633879f pbrook
            offset += ldsw_code(s->pc);
546 e6e5906b pbrook
            s->pc += 2;
547 e6e5906b pbrook
            return gen_im32(offset);
548 e6e5906b pbrook
        case 3: /* pc index+displacement.  */
549 e1f3808e pbrook
            return gen_lea_indexed(s, opsize, NULL_QREG);
550 e6e5906b pbrook
        case 4: /* Immediate.  */
551 e6e5906b pbrook
        default:
552 e1f3808e pbrook
            return NULL_QREG;
553 e6e5906b pbrook
        }
554 e6e5906b pbrook
    }
555 e6e5906b pbrook
    /* Should never happen.  */
556 e1f3808e pbrook
    return NULL_QREG;
557 e6e5906b pbrook
}
558 e6e5906b pbrook
559 e6e5906b pbrook
/* Helper function for gen_ea. Reuse the computed address between the
560 e6e5906b pbrook
   for read/write operands.  */
561 e1f3808e pbrook
static inline TCGv gen_ea_once(DisasContext *s, uint16_t insn, int opsize,
562 e1f3808e pbrook
                              TCGv val, TCGv *addrp, ea_what what)
563 e6e5906b pbrook
{
564 e1f3808e pbrook
    TCGv tmp;
565 e6e5906b pbrook
566 e1f3808e pbrook
    if (addrp && what == EA_STORE) {
567 e6e5906b pbrook
        tmp = *addrp;
568 e6e5906b pbrook
    } else {
569 e6e5906b pbrook
        tmp = gen_lea(s, insn, opsize);
570 e1f3808e pbrook
        if (IS_NULL_QREG(tmp))
571 e1f3808e pbrook
            return tmp;
572 e6e5906b pbrook
        if (addrp)
573 e6e5906b pbrook
            *addrp = tmp;
574 e6e5906b pbrook
    }
575 e1f3808e pbrook
    return gen_ldst(s, opsize, tmp, val, what);
576 e6e5906b pbrook
}
577 e6e5906b pbrook
578 e6e5906b pbrook
/* Generate code to load/store a value ito/from an EA.  If VAL > 0 this is
579 e6e5906b pbrook
   a write otherwise it is a read (0 == sign extend, -1 == zero extend).
580 e6e5906b pbrook
   ADDRP is non-null for readwrite operands.  */
581 e1f3808e pbrook
static TCGv gen_ea(DisasContext *s, uint16_t insn, int opsize, TCGv val,
582 e1f3808e pbrook
                   TCGv *addrp, ea_what what)
583 e6e5906b pbrook
{
584 e1f3808e pbrook
    TCGv reg;
585 e1f3808e pbrook
    TCGv result;
586 e6e5906b pbrook
    uint32_t offset;
587 e6e5906b pbrook
588 e6e5906b pbrook
    switch ((insn >> 3) & 7) {
589 e6e5906b pbrook
    case 0: /* Data register direct.  */
590 e1f3808e pbrook
        reg = DREG(insn, 0);
591 e1f3808e pbrook
        if (what == EA_STORE) {
592 e6e5906b pbrook
            gen_partset_reg(opsize, reg, val);
593 e1f3808e pbrook
            return store_dummy;
594 e6e5906b pbrook
        } else {
595 e1f3808e pbrook
            return gen_extend(reg, opsize, what == EA_LOADS);
596 e6e5906b pbrook
        }
597 e6e5906b pbrook
    case 1: /* Address register direct.  */
598 e1f3808e pbrook
        reg = AREG(insn, 0);
599 e1f3808e pbrook
        if (what == EA_STORE) {
600 e1f3808e pbrook
            tcg_gen_mov_i32(reg, val);
601 e1f3808e pbrook
            return store_dummy;
602 e6e5906b pbrook
        } else {
603 e1f3808e pbrook
            return gen_extend(reg, opsize, what == EA_LOADS);
604 e6e5906b pbrook
        }
605 e6e5906b pbrook
    case 2: /* Indirect register */
606 e1f3808e pbrook
        reg = AREG(insn, 0);
607 e1f3808e pbrook
        return gen_ldst(s, opsize, reg, val, what);
608 e6e5906b pbrook
    case 3: /* Indirect postincrement.  */
609 e1f3808e pbrook
        reg = AREG(insn, 0);
610 e1f3808e pbrook
        result = gen_ldst(s, opsize, reg, val, what);
611 e6e5906b pbrook
        /* ??? This is not exception safe.  The instruction may still
612 e6e5906b pbrook
           fault after this point.  */
613 e1f3808e pbrook
        if (what == EA_STORE || !addrp)
614 e1f3808e pbrook
            tcg_gen_addi_i32(reg, reg, opsize_bytes(opsize));
615 e6e5906b pbrook
        return result;
616 e6e5906b pbrook
    case 4: /* Indirect predecrememnt.  */
617 e6e5906b pbrook
        {
618 e1f3808e pbrook
            TCGv tmp;
619 e1f3808e pbrook
            if (addrp && what == EA_STORE) {
620 e6e5906b pbrook
                tmp = *addrp;
621 e6e5906b pbrook
            } else {
622 e6e5906b pbrook
                tmp = gen_lea(s, insn, opsize);
623 e1f3808e pbrook
                if (IS_NULL_QREG(tmp))
624 e1f3808e pbrook
                    return tmp;
625 e6e5906b pbrook
                if (addrp)
626 e6e5906b pbrook
                    *addrp = tmp;
627 e6e5906b pbrook
            }
628 e1f3808e pbrook
            result = gen_ldst(s, opsize, tmp, val, what);
629 e6e5906b pbrook
            /* ??? This is not exception safe.  The instruction may still
630 e6e5906b pbrook
               fault after this point.  */
631 e1f3808e pbrook
            if (what == EA_STORE || !addrp) {
632 e1f3808e pbrook
                reg = AREG(insn, 0);
633 e1f3808e pbrook
                tcg_gen_mov_i32(reg, tmp);
634 e6e5906b pbrook
            }
635 e6e5906b pbrook
        }
636 e6e5906b pbrook
        return result;
637 e6e5906b pbrook
    case 5: /* Indirect displacement.  */
638 e6e5906b pbrook
    case 6: /* Indirect index + displacement.  */
639 e1f3808e pbrook
        return gen_ea_once(s, insn, opsize, val, addrp, what);
640 e6e5906b pbrook
    case 7: /* Other */
641 e1f3808e pbrook
        switch (insn & 7) {
642 e6e5906b pbrook
        case 0: /* Absolute short.  */
643 e6e5906b pbrook
        case 1: /* Absolute long.  */
644 e6e5906b pbrook
        case 2: /* pc displacement  */
645 e6e5906b pbrook
        case 3: /* pc index+displacement.  */
646 e1f3808e pbrook
            return gen_ea_once(s, insn, opsize, val, addrp, what);
647 e6e5906b pbrook
        case 4: /* Immediate.  */
648 e6e5906b pbrook
            /* Sign extend values for consistency.  */
649 e6e5906b pbrook
            switch (opsize) {
650 e6e5906b pbrook
            case OS_BYTE:
651 e1f3808e pbrook
                if (what == EA_LOADS)
652 0633879f pbrook
                    offset = ldsb_code(s->pc + 1);
653 e6e5906b pbrook
                else
654 0633879f pbrook
                    offset = ldub_code(s->pc + 1);
655 e6e5906b pbrook
                s->pc += 2;
656 e6e5906b pbrook
                break;
657 e6e5906b pbrook
            case OS_WORD:
658 e1f3808e pbrook
                if (what == EA_LOADS)
659 0633879f pbrook
                    offset = ldsw_code(s->pc);
660 e6e5906b pbrook
                else
661 0633879f pbrook
                    offset = lduw_code(s->pc);
662 e6e5906b pbrook
                s->pc += 2;
663 e6e5906b pbrook
                break;
664 e6e5906b pbrook
            case OS_LONG:
665 e6e5906b pbrook
                offset = read_im32(s);
666 e6e5906b pbrook
                break;
667 e6e5906b pbrook
            default:
668 e6e5906b pbrook
                qemu_assert(0, "Bad immediate operand");
669 e6e5906b pbrook
            }
670 e1f3808e pbrook
            return tcg_const_i32(offset);
671 e6e5906b pbrook
        default:
672 e1f3808e pbrook
            return NULL_QREG;
673 e6e5906b pbrook
        }
674 e6e5906b pbrook
    }
675 e6e5906b pbrook
    /* Should never happen.  */
676 e1f3808e pbrook
    return NULL_QREG;
677 e6e5906b pbrook
}
678 e6e5906b pbrook
679 e1f3808e pbrook
/* This generates a conditional branch, clobbering all temporaries.  */
680 e6e5906b pbrook
static void gen_jmpcc(DisasContext *s, int cond, int l1)
681 e6e5906b pbrook
{
682 e1f3808e pbrook
    TCGv tmp;
683 e6e5906b pbrook
684 e1f3808e pbrook
    /* TODO: Optimize compare/branch pairs rather than always flushing
685 e1f3808e pbrook
       flag state to CC_OP_FLAGS.  */
686 e6e5906b pbrook
    gen_flush_flags(s);
687 e6e5906b pbrook
    switch (cond) {
688 e6e5906b pbrook
    case 0: /* T */
689 e1f3808e pbrook
        tcg_gen_br(l1);
690 e6e5906b pbrook
        break;
691 e6e5906b pbrook
    case 1: /* F */
692 e6e5906b pbrook
        break;
693 e6e5906b pbrook
    case 2: /* HI (!C && !Z) */
694 a7812ae4 pbrook
        tmp = tcg_temp_new();
695 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_C | CCF_Z);
696 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_EQ, tmp, 0, l1);
697 e6e5906b pbrook
        break;
698 e6e5906b pbrook
    case 3: /* LS (C || Z) */
699 a7812ae4 pbrook
        tmp = tcg_temp_new();
700 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_C | CCF_Z);
701 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_NE, tmp, 0, l1);
702 e6e5906b pbrook
        break;
703 e6e5906b pbrook
    case 4: /* CC (!C) */
704 a7812ae4 pbrook
        tmp = tcg_temp_new();
705 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_C);
706 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_EQ, tmp, 0, l1);
707 e6e5906b pbrook
        break;
708 e6e5906b pbrook
    case 5: /* CS (C) */
709 a7812ae4 pbrook
        tmp = tcg_temp_new();
710 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_C);
711 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_NE, tmp, 0, l1);
712 e6e5906b pbrook
        break;
713 e6e5906b pbrook
    case 6: /* NE (!Z) */
714 a7812ae4 pbrook
        tmp = tcg_temp_new();
715 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_Z);
716 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_EQ, tmp, 0, l1);
717 e6e5906b pbrook
        break;
718 e6e5906b pbrook
    case 7: /* EQ (Z) */
719 a7812ae4 pbrook
        tmp = tcg_temp_new();
720 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_Z);
721 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_NE, tmp, 0, l1);
722 e6e5906b pbrook
        break;
723 e6e5906b pbrook
    case 8: /* VC (!V) */
724 a7812ae4 pbrook
        tmp = tcg_temp_new();
725 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_V);
726 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_EQ, tmp, 0, l1);
727 e6e5906b pbrook
        break;
728 e6e5906b pbrook
    case 9: /* VS (V) */
729 a7812ae4 pbrook
        tmp = tcg_temp_new();
730 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_V);
731 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_NE, tmp, 0, l1);
732 e6e5906b pbrook
        break;
733 e6e5906b pbrook
    case 10: /* PL (!N) */
734 a7812ae4 pbrook
        tmp = tcg_temp_new();
735 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_N);
736 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_EQ, tmp, 0, l1);
737 e6e5906b pbrook
        break;
738 e6e5906b pbrook
    case 11: /* MI (N) */
739 a7812ae4 pbrook
        tmp = tcg_temp_new();
740 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_N);
741 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_NE, tmp, 0, l1);
742 e6e5906b pbrook
        break;
743 e6e5906b pbrook
    case 12: /* GE (!(N ^ V)) */
744 a7812ae4 pbrook
        tmp = tcg_temp_new();
745 e1f3808e pbrook
        assert(CCF_V == (CCF_N >> 2));
746 e1f3808e pbrook
        tcg_gen_shri_i32(tmp, QREG_CC_DEST, 2);
747 e1f3808e pbrook
        tcg_gen_xor_i32(tmp, tmp, QREG_CC_DEST);
748 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, tmp, CCF_V);
749 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_EQ, tmp, 0, l1);
750 e6e5906b pbrook
        break;
751 e6e5906b pbrook
    case 13: /* LT (N ^ V) */
752 a7812ae4 pbrook
        tmp = tcg_temp_new();
753 e1f3808e pbrook
        assert(CCF_V == (CCF_N >> 2));
754 e1f3808e pbrook
        tcg_gen_shri_i32(tmp, QREG_CC_DEST, 2);
755 e1f3808e pbrook
        tcg_gen_xor_i32(tmp, tmp, QREG_CC_DEST);
756 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, tmp, CCF_V);
757 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_NE, tmp, 0, l1);
758 e6e5906b pbrook
        break;
759 e6e5906b pbrook
    case 14: /* GT (!(Z || (N ^ V))) */
760 a7812ae4 pbrook
        tmp = tcg_temp_new();
761 e1f3808e pbrook
        assert(CCF_V == (CCF_N >> 2));
762 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_N);
763 e1f3808e pbrook
        tcg_gen_shri_i32(tmp, tmp, 2);
764 e1f3808e pbrook
        tcg_gen_xor_i32(tmp, tmp, QREG_CC_DEST);
765 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, tmp, CCF_V | CCF_Z);
766 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_EQ, tmp, 0, l1);
767 e6e5906b pbrook
        break;
768 e6e5906b pbrook
    case 15: /* LE (Z || (N ^ V)) */
769 a7812ae4 pbrook
        tmp = tcg_temp_new();
770 e1f3808e pbrook
        assert(CCF_V == (CCF_N >> 2));
771 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_CC_DEST, CCF_N);
772 e1f3808e pbrook
        tcg_gen_shri_i32(tmp, tmp, 2);
773 e1f3808e pbrook
        tcg_gen_xor_i32(tmp, tmp, QREG_CC_DEST);
774 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, tmp, CCF_V | CCF_Z);
775 e1f3808e pbrook
        tcg_gen_brcondi_i32(TCG_COND_NE, tmp, 0, l1);
776 e6e5906b pbrook
        break;
777 e6e5906b pbrook
    default:
778 e6e5906b pbrook
        /* Should ever happen.  */
779 e6e5906b pbrook
        abort();
780 e6e5906b pbrook
    }
781 e6e5906b pbrook
}
782 e6e5906b pbrook
783 e6e5906b pbrook
DISAS_INSN(scc)
784 e6e5906b pbrook
{
785 e6e5906b pbrook
    int l1;
786 e6e5906b pbrook
    int cond;
787 e1f3808e pbrook
    TCGv reg;
788 e6e5906b pbrook
789 e6e5906b pbrook
    l1 = gen_new_label();
790 e6e5906b pbrook
    cond = (insn >> 8) & 0xf;
791 e6e5906b pbrook
    reg = DREG(insn, 0);
792 e1f3808e pbrook
    tcg_gen_andi_i32(reg, reg, 0xffffff00);
793 e1f3808e pbrook
    /* This is safe because we modify the reg directly, with no other values
794 e1f3808e pbrook
       live.  */
795 e6e5906b pbrook
    gen_jmpcc(s, cond ^ 1, l1);
796 e1f3808e pbrook
    tcg_gen_ori_i32(reg, reg, 0xff);
797 e6e5906b pbrook
    gen_set_label(l1);
798 e6e5906b pbrook
}
799 e6e5906b pbrook
800 0633879f pbrook
/* Force a TB lookup after an instruction that changes the CPU state.  */
801 0633879f pbrook
static void gen_lookup_tb(DisasContext *s)
802 0633879f pbrook
{
803 0633879f pbrook
    gen_flush_cc_op(s);
804 e1f3808e pbrook
    tcg_gen_movi_i32(QREG_PC, s->pc);
805 0633879f pbrook
    s->is_jmp = DISAS_UPDATE;
806 0633879f pbrook
}
807 0633879f pbrook
808 e1f3808e pbrook
/* Generate a jump to an immediate address.  */
809 e1f3808e pbrook
static void gen_jmp_im(DisasContext *s, uint32_t dest)
810 e1f3808e pbrook
{
811 e1f3808e pbrook
    gen_flush_cc_op(s);
812 e1f3808e pbrook
    tcg_gen_movi_i32(QREG_PC, dest);
813 e1f3808e pbrook
    s->is_jmp = DISAS_JUMP;
814 e1f3808e pbrook
}
815 e1f3808e pbrook
816 e1f3808e pbrook
/* Generate a jump to the address in qreg DEST.  */
817 e1f3808e pbrook
static void gen_jmp(DisasContext *s, TCGv dest)
818 e6e5906b pbrook
{
819 e6e5906b pbrook
    gen_flush_cc_op(s);
820 e1f3808e pbrook
    tcg_gen_mov_i32(QREG_PC, dest);
821 e6e5906b pbrook
    s->is_jmp = DISAS_JUMP;
822 e6e5906b pbrook
}
823 e6e5906b pbrook
824 e6e5906b pbrook
static void gen_exception(DisasContext *s, uint32_t where, int nr)
825 e6e5906b pbrook
{
826 e6e5906b pbrook
    gen_flush_cc_op(s);
827 e1f3808e pbrook
    gen_jmp_im(s, where);
828 e1f3808e pbrook
    gen_helper_raise_exception(tcg_const_i32(nr));
829 e6e5906b pbrook
}
830 e6e5906b pbrook
831 510ff0b7 pbrook
static inline void gen_addr_fault(DisasContext *s)
832 510ff0b7 pbrook
{
833 510ff0b7 pbrook
    gen_exception(s, s->insn_pc, EXCP_ADDRESS);
834 510ff0b7 pbrook
}
835 510ff0b7 pbrook
836 e1f3808e pbrook
#define SRC_EA(result, opsize, op_sign, addrp) do { \
837 e1f3808e pbrook
    result = gen_ea(s, insn, opsize, NULL_QREG, addrp, op_sign ? EA_LOADS : EA_LOADU); \
838 e1f3808e pbrook
    if (IS_NULL_QREG(result)) { \
839 510ff0b7 pbrook
        gen_addr_fault(s); \
840 510ff0b7 pbrook
        return; \
841 510ff0b7 pbrook
    } \
842 510ff0b7 pbrook
    } while (0)
843 510ff0b7 pbrook
844 510ff0b7 pbrook
#define DEST_EA(insn, opsize, val, addrp) do { \
845 e1f3808e pbrook
    TCGv ea_result = gen_ea(s, insn, opsize, val, addrp, EA_STORE); \
846 e1f3808e pbrook
    if (IS_NULL_QREG(ea_result)) { \
847 510ff0b7 pbrook
        gen_addr_fault(s); \
848 510ff0b7 pbrook
        return; \
849 510ff0b7 pbrook
    } \
850 510ff0b7 pbrook
    } while (0)
851 510ff0b7 pbrook
852 e6e5906b pbrook
/* Generate a jump to an immediate address.  */
853 e6e5906b pbrook
static void gen_jmp_tb(DisasContext *s, int n, uint32_t dest)
854 e6e5906b pbrook
{
855 e6e5906b pbrook
    TranslationBlock *tb;
856 e6e5906b pbrook
857 e6e5906b pbrook
    tb = s->tb;
858 551bd27f ths
    if (unlikely(s->singlestep_enabled)) {
859 e6e5906b pbrook
        gen_exception(s, dest, EXCP_DEBUG);
860 e6e5906b pbrook
    } else if ((tb->pc & TARGET_PAGE_MASK) == (dest & TARGET_PAGE_MASK) ||
861 e6e5906b pbrook
               (s->pc & TARGET_PAGE_MASK) == (dest & TARGET_PAGE_MASK)) {
862 57fec1fe bellard
        tcg_gen_goto_tb(n);
863 e1f3808e pbrook
        tcg_gen_movi_i32(QREG_PC, dest);
864 57fec1fe bellard
        tcg_gen_exit_tb((long)tb + n);
865 e6e5906b pbrook
    } else {
866 e1f3808e pbrook
        gen_jmp_im(s, dest);
867 57fec1fe bellard
        tcg_gen_exit_tb(0);
868 e6e5906b pbrook
    }
869 e6e5906b pbrook
    s->is_jmp = DISAS_TB_JUMP;
870 e6e5906b pbrook
}
871 e6e5906b pbrook
872 e6e5906b pbrook
DISAS_INSN(undef_mac)
873 e6e5906b pbrook
{
874 e6e5906b pbrook
    gen_exception(s, s->pc - 2, EXCP_LINEA);
875 e6e5906b pbrook
}
876 e6e5906b pbrook
877 e6e5906b pbrook
DISAS_INSN(undef_fpu)
878 e6e5906b pbrook
{
879 e6e5906b pbrook
    gen_exception(s, s->pc - 2, EXCP_LINEF);
880 e6e5906b pbrook
}
881 e6e5906b pbrook
882 e6e5906b pbrook
DISAS_INSN(undef)
883 e6e5906b pbrook
{
884 e6e5906b pbrook
    gen_exception(s, s->pc - 2, EXCP_UNSUPPORTED);
885 e6e5906b pbrook
    cpu_abort(cpu_single_env, "Illegal instruction: %04x @ %08x",
886 e6e5906b pbrook
              insn, s->pc - 2);
887 e6e5906b pbrook
}
888 e6e5906b pbrook
889 e6e5906b pbrook
DISAS_INSN(mulw)
890 e6e5906b pbrook
{
891 e1f3808e pbrook
    TCGv reg;
892 e1f3808e pbrook
    TCGv tmp;
893 e1f3808e pbrook
    TCGv src;
894 e6e5906b pbrook
    int sign;
895 e6e5906b pbrook
896 e6e5906b pbrook
    sign = (insn & 0x100) != 0;
897 e6e5906b pbrook
    reg = DREG(insn, 9);
898 a7812ae4 pbrook
    tmp = tcg_temp_new();
899 e6e5906b pbrook
    if (sign)
900 e1f3808e pbrook
        tcg_gen_ext16s_i32(tmp, reg);
901 e6e5906b pbrook
    else
902 e1f3808e pbrook
        tcg_gen_ext16u_i32(tmp, reg);
903 e1f3808e pbrook
    SRC_EA(src, OS_WORD, sign, NULL);
904 e1f3808e pbrook
    tcg_gen_mul_i32(tmp, tmp, src);
905 e1f3808e pbrook
    tcg_gen_mov_i32(reg, tmp);
906 e6e5906b pbrook
    /* Unlike m68k, coldfire always clears the overflow bit.  */
907 e6e5906b pbrook
    gen_logic_cc(s, tmp);
908 e6e5906b pbrook
}
909 e6e5906b pbrook
910 e6e5906b pbrook
DISAS_INSN(divw)
911 e6e5906b pbrook
{
912 e1f3808e pbrook
    TCGv reg;
913 e1f3808e pbrook
    TCGv tmp;
914 e1f3808e pbrook
    TCGv src;
915 e6e5906b pbrook
    int sign;
916 e6e5906b pbrook
917 e6e5906b pbrook
    sign = (insn & 0x100) != 0;
918 e6e5906b pbrook
    reg = DREG(insn, 9);
919 e6e5906b pbrook
    if (sign) {
920 e1f3808e pbrook
        tcg_gen_ext16s_i32(QREG_DIV1, reg);
921 e6e5906b pbrook
    } else {
922 e1f3808e pbrook
        tcg_gen_ext16u_i32(QREG_DIV1, reg);
923 e6e5906b pbrook
    }
924 e1f3808e pbrook
    SRC_EA(src, OS_WORD, sign, NULL);
925 e1f3808e pbrook
    tcg_gen_mov_i32(QREG_DIV2, src);
926 e6e5906b pbrook
    if (sign) {
927 e1f3808e pbrook
        gen_helper_divs(cpu_env, tcg_const_i32(1));
928 e6e5906b pbrook
    } else {
929 e1f3808e pbrook
        gen_helper_divu(cpu_env, tcg_const_i32(1));
930 e6e5906b pbrook
    }
931 e6e5906b pbrook
932 a7812ae4 pbrook
    tmp = tcg_temp_new();
933 a7812ae4 pbrook
    src = tcg_temp_new();
934 e1f3808e pbrook
    tcg_gen_ext16u_i32(tmp, QREG_DIV1);
935 e1f3808e pbrook
    tcg_gen_shli_i32(src, QREG_DIV2, 16);
936 e1f3808e pbrook
    tcg_gen_or_i32(reg, tmp, src);
937 e6e5906b pbrook
    s->cc_op = CC_OP_FLAGS;
938 e6e5906b pbrook
}
939 e6e5906b pbrook
940 e6e5906b pbrook
DISAS_INSN(divl)
941 e6e5906b pbrook
{
942 e1f3808e pbrook
    TCGv num;
943 e1f3808e pbrook
    TCGv den;
944 e1f3808e pbrook
    TCGv reg;
945 e6e5906b pbrook
    uint16_t ext;
946 e6e5906b pbrook
947 0633879f pbrook
    ext = lduw_code(s->pc);
948 e6e5906b pbrook
    s->pc += 2;
949 e6e5906b pbrook
    if (ext & 0x87f8) {
950 e6e5906b pbrook
        gen_exception(s, s->pc - 4, EXCP_UNSUPPORTED);
951 e6e5906b pbrook
        return;
952 e6e5906b pbrook
    }
953 e6e5906b pbrook
    num = DREG(ext, 12);
954 e6e5906b pbrook
    reg = DREG(ext, 0);
955 e1f3808e pbrook
    tcg_gen_mov_i32(QREG_DIV1, num);
956 510ff0b7 pbrook
    SRC_EA(den, OS_LONG, 0, NULL);
957 e1f3808e pbrook
    tcg_gen_mov_i32(QREG_DIV2, den);
958 e6e5906b pbrook
    if (ext & 0x0800) {
959 e1f3808e pbrook
        gen_helper_divs(cpu_env, tcg_const_i32(0));
960 e6e5906b pbrook
    } else {
961 e1f3808e pbrook
        gen_helper_divu(cpu_env, tcg_const_i32(0));
962 e6e5906b pbrook
    }
963 e1f3808e pbrook
    if ((ext & 7) == ((ext >> 12) & 7)) {
964 e6e5906b pbrook
        /* div */
965 e1f3808e pbrook
        tcg_gen_mov_i32 (reg, QREG_DIV1);
966 e6e5906b pbrook
    } else {
967 e6e5906b pbrook
        /* rem */
968 e1f3808e pbrook
        tcg_gen_mov_i32 (reg, QREG_DIV2);
969 e6e5906b pbrook
    }
970 e6e5906b pbrook
    s->cc_op = CC_OP_FLAGS;
971 e6e5906b pbrook
}
972 e6e5906b pbrook
973 e6e5906b pbrook
DISAS_INSN(addsub)
974 e6e5906b pbrook
{
975 e1f3808e pbrook
    TCGv reg;
976 e1f3808e pbrook
    TCGv dest;
977 e1f3808e pbrook
    TCGv src;
978 e1f3808e pbrook
    TCGv tmp;
979 e1f3808e pbrook
    TCGv addr;
980 e6e5906b pbrook
    int add;
981 e6e5906b pbrook
982 e6e5906b pbrook
    add = (insn & 0x4000) != 0;
983 e6e5906b pbrook
    reg = DREG(insn, 9);
984 a7812ae4 pbrook
    dest = tcg_temp_new();
985 e6e5906b pbrook
    if (insn & 0x100) {
986 510ff0b7 pbrook
        SRC_EA(tmp, OS_LONG, 0, &addr);
987 e6e5906b pbrook
        src = reg;
988 e6e5906b pbrook
    } else {
989 e6e5906b pbrook
        tmp = reg;
990 510ff0b7 pbrook
        SRC_EA(src, OS_LONG, 0, NULL);
991 e6e5906b pbrook
    }
992 e6e5906b pbrook
    if (add) {
993 e1f3808e pbrook
        tcg_gen_add_i32(dest, tmp, src);
994 e1f3808e pbrook
        gen_helper_xflag_lt(QREG_CC_X, dest, src);
995 e6e5906b pbrook
        s->cc_op = CC_OP_ADD;
996 e6e5906b pbrook
    } else {
997 e1f3808e pbrook
        gen_helper_xflag_lt(QREG_CC_X, tmp, src);
998 e1f3808e pbrook
        tcg_gen_sub_i32(dest, tmp, src);
999 e6e5906b pbrook
        s->cc_op = CC_OP_SUB;
1000 e6e5906b pbrook
    }
1001 e1f3808e pbrook
    gen_update_cc_add(dest, src);
1002 e6e5906b pbrook
    if (insn & 0x100) {
1003 510ff0b7 pbrook
        DEST_EA(insn, OS_LONG, dest, &addr);
1004 e6e5906b pbrook
    } else {
1005 e1f3808e pbrook
        tcg_gen_mov_i32(reg, dest);
1006 e6e5906b pbrook
    }
1007 e6e5906b pbrook
}
1008 e6e5906b pbrook
1009 e6e5906b pbrook
1010 e6e5906b pbrook
/* Reverse the order of the bits in REG.  */
1011 e6e5906b pbrook
DISAS_INSN(bitrev)
1012 e6e5906b pbrook
{
1013 e1f3808e pbrook
    TCGv reg;
1014 e6e5906b pbrook
    reg = DREG(insn, 0);
1015 e1f3808e pbrook
    gen_helper_bitrev(reg, reg);
1016 e6e5906b pbrook
}
1017 e6e5906b pbrook
1018 e6e5906b pbrook
DISAS_INSN(bitop_reg)
1019 e6e5906b pbrook
{
1020 e6e5906b pbrook
    int opsize;
1021 e6e5906b pbrook
    int op;
1022 e1f3808e pbrook
    TCGv src1;
1023 e1f3808e pbrook
    TCGv src2;
1024 e1f3808e pbrook
    TCGv tmp;
1025 e1f3808e pbrook
    TCGv addr;
1026 e1f3808e pbrook
    TCGv dest;
1027 e6e5906b pbrook
1028 e6e5906b pbrook
    if ((insn & 0x38) != 0)
1029 e6e5906b pbrook
        opsize = OS_BYTE;
1030 e6e5906b pbrook
    else
1031 e6e5906b pbrook
        opsize = OS_LONG;
1032 e6e5906b pbrook
    op = (insn >> 6) & 3;
1033 510ff0b7 pbrook
    SRC_EA(src1, opsize, 0, op ? &addr: NULL);
1034 e6e5906b pbrook
    src2 = DREG(insn, 9);
1035 a7812ae4 pbrook
    dest = tcg_temp_new();
1036 e6e5906b pbrook
1037 e6e5906b pbrook
    gen_flush_flags(s);
1038 a7812ae4 pbrook
    tmp = tcg_temp_new();
1039 e6e5906b pbrook
    if (opsize == OS_BYTE)
1040 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, src2, 7);
1041 e6e5906b pbrook
    else
1042 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, src2, 31);
1043 e6e5906b pbrook
    src2 = tmp;
1044 a7812ae4 pbrook
    tmp = tcg_temp_new();
1045 e1f3808e pbrook
    tcg_gen_shr_i32(tmp, src1, src2);
1046 e1f3808e pbrook
    tcg_gen_andi_i32(tmp, tmp, 1);
1047 e1f3808e pbrook
    tcg_gen_shli_i32(tmp, tmp, 2);
1048 e1f3808e pbrook
    /* Clear CCF_Z if bit set.  */
1049 e1f3808e pbrook
    tcg_gen_ori_i32(QREG_CC_DEST, QREG_CC_DEST, CCF_Z);
1050 e1f3808e pbrook
    tcg_gen_xor_i32(QREG_CC_DEST, QREG_CC_DEST, tmp);
1051 e1f3808e pbrook
1052 e1f3808e pbrook
    tcg_gen_shl_i32(tmp, tcg_const_i32(1), src2);
1053 e6e5906b pbrook
    switch (op) {
1054 e6e5906b pbrook
    case 1: /* bchg */
1055 e1f3808e pbrook
        tcg_gen_xor_i32(dest, src1, tmp);
1056 e6e5906b pbrook
        break;
1057 e6e5906b pbrook
    case 2: /* bclr */
1058 e1f3808e pbrook
        tcg_gen_not_i32(tmp, tmp);
1059 e1f3808e pbrook
        tcg_gen_and_i32(dest, src1, tmp);
1060 e6e5906b pbrook
        break;
1061 e6e5906b pbrook
    case 3: /* bset */
1062 e1f3808e pbrook
        tcg_gen_or_i32(dest, src1, tmp);
1063 e6e5906b pbrook
        break;
1064 e6e5906b pbrook
    default: /* btst */
1065 e6e5906b pbrook
        break;
1066 e6e5906b pbrook
    }
1067 e6e5906b pbrook
    if (op)
1068 510ff0b7 pbrook
        DEST_EA(insn, opsize, dest, &addr);
1069 e6e5906b pbrook
}
1070 e6e5906b pbrook
1071 e6e5906b pbrook
DISAS_INSN(sats)
1072 e6e5906b pbrook
{
1073 e1f3808e pbrook
    TCGv reg;
1074 e6e5906b pbrook
    reg = DREG(insn, 0);
1075 e6e5906b pbrook
    gen_flush_flags(s);
1076 e1f3808e pbrook
    gen_helper_sats(reg, reg, QREG_CC_DEST);
1077 e1f3808e pbrook
    gen_logic_cc(s, reg);
1078 e6e5906b pbrook
}
1079 e6e5906b pbrook
1080 e1f3808e pbrook
static void gen_push(DisasContext *s, TCGv val)
1081 e6e5906b pbrook
{
1082 e1f3808e pbrook
    TCGv tmp;
1083 e6e5906b pbrook
1084 a7812ae4 pbrook
    tmp = tcg_temp_new();
1085 e1f3808e pbrook
    tcg_gen_subi_i32(tmp, QREG_SP, 4);
1086 0633879f pbrook
    gen_store(s, OS_LONG, tmp, val);
1087 e1f3808e pbrook
    tcg_gen_mov_i32(QREG_SP, tmp);
1088 e6e5906b pbrook
}
1089 e6e5906b pbrook
1090 e6e5906b pbrook
DISAS_INSN(movem)
1091 e6e5906b pbrook
{
1092 e1f3808e pbrook
    TCGv addr;
1093 e6e5906b pbrook
    int i;
1094 e6e5906b pbrook
    uint16_t mask;
1095 e1f3808e pbrook
    TCGv reg;
1096 e1f3808e pbrook
    TCGv tmp;
1097 e6e5906b pbrook
    int is_load;
1098 e6e5906b pbrook
1099 0633879f pbrook
    mask = lduw_code(s->pc);
1100 e6e5906b pbrook
    s->pc += 2;
1101 e6e5906b pbrook
    tmp = gen_lea(s, insn, OS_LONG);
1102 e1f3808e pbrook
    if (IS_NULL_QREG(tmp)) {
1103 510ff0b7 pbrook
        gen_addr_fault(s);
1104 510ff0b7 pbrook
        return;
1105 510ff0b7 pbrook
    }
1106 a7812ae4 pbrook
    addr = tcg_temp_new();
1107 e1f3808e pbrook
    tcg_gen_mov_i32(addr, tmp);
1108 e6e5906b pbrook
    is_load = ((insn & 0x0400) != 0);
1109 e6e5906b pbrook
    for (i = 0; i < 16; i++, mask >>= 1) {
1110 e6e5906b pbrook
        if (mask & 1) {
1111 e6e5906b pbrook
            if (i < 8)
1112 e6e5906b pbrook
                reg = DREG(i, 0);
1113 e6e5906b pbrook
            else
1114 e6e5906b pbrook
                reg = AREG(i, 0);
1115 e6e5906b pbrook
            if (is_load) {
1116 0633879f pbrook
                tmp = gen_load(s, OS_LONG, addr, 0);
1117 e1f3808e pbrook
                tcg_gen_mov_i32(reg, tmp);
1118 e6e5906b pbrook
            } else {
1119 0633879f pbrook
                gen_store(s, OS_LONG, addr, reg);
1120 e6e5906b pbrook
            }
1121 e6e5906b pbrook
            if (mask != 1)
1122 e1f3808e pbrook
                tcg_gen_addi_i32(addr, addr, 4);
1123 e6e5906b pbrook
        }
1124 e6e5906b pbrook
    }
1125 e6e5906b pbrook
}
1126 e6e5906b pbrook
1127 e6e5906b pbrook
DISAS_INSN(bitop_im)
1128 e6e5906b pbrook
{
1129 e6e5906b pbrook
    int opsize;
1130 e6e5906b pbrook
    int op;
1131 e1f3808e pbrook
    TCGv src1;
1132 e6e5906b pbrook
    uint32_t mask;
1133 e6e5906b pbrook
    int bitnum;
1134 e1f3808e pbrook
    TCGv tmp;
1135 e1f3808e pbrook
    TCGv addr;
1136 e6e5906b pbrook
1137 e6e5906b pbrook
    if ((insn & 0x38) != 0)
1138 e6e5906b pbrook
        opsize = OS_BYTE;
1139 e6e5906b pbrook
    else
1140 e6e5906b pbrook
        opsize = OS_LONG;
1141 e6e5906b pbrook
    op = (insn >> 6) & 3;
1142 e6e5906b pbrook
1143 0633879f pbrook
    bitnum = lduw_code(s->pc);
1144 e6e5906b pbrook
    s->pc += 2;
1145 e6e5906b pbrook
    if (bitnum & 0xff00) {
1146 e6e5906b pbrook
        disas_undef(s, insn);
1147 e6e5906b pbrook
        return;
1148 e6e5906b pbrook
    }
1149 e6e5906b pbrook
1150 510ff0b7 pbrook
    SRC_EA(src1, opsize, 0, op ? &addr: NULL);
1151 e6e5906b pbrook
1152 e6e5906b pbrook
    gen_flush_flags(s);
1153 e6e5906b pbrook
    if (opsize == OS_BYTE)
1154 e6e5906b pbrook
        bitnum &= 7;
1155 e6e5906b pbrook
    else
1156 e6e5906b pbrook
        bitnum &= 31;
1157 e6e5906b pbrook
    mask = 1 << bitnum;
1158 e6e5906b pbrook
1159 a7812ae4 pbrook
    tmp = tcg_temp_new();
1160 e1f3808e pbrook
    assert (CCF_Z == (1 << 2));
1161 e1f3808e pbrook
    if (bitnum > 2)
1162 e1f3808e pbrook
        tcg_gen_shri_i32(tmp, src1, bitnum - 2);
1163 e1f3808e pbrook
    else if (bitnum < 2)
1164 e1f3808e pbrook
        tcg_gen_shli_i32(tmp, src1, 2 - bitnum);
1165 e6e5906b pbrook
    else
1166 e1f3808e pbrook
        tcg_gen_mov_i32(tmp, src1);
1167 e1f3808e pbrook
    tcg_gen_andi_i32(tmp, tmp, CCF_Z);
1168 e1f3808e pbrook
    /* Clear CCF_Z if bit set.  */
1169 e1f3808e pbrook
    tcg_gen_ori_i32(QREG_CC_DEST, QREG_CC_DEST, CCF_Z);
1170 e1f3808e pbrook
    tcg_gen_xor_i32(QREG_CC_DEST, QREG_CC_DEST, tmp);
1171 e1f3808e pbrook
    if (op) {
1172 e1f3808e pbrook
        switch (op) {
1173 e1f3808e pbrook
        case 1: /* bchg */
1174 e1f3808e pbrook
            tcg_gen_xori_i32(tmp, src1, mask);
1175 e1f3808e pbrook
            break;
1176 e1f3808e pbrook
        case 2: /* bclr */
1177 e1f3808e pbrook
            tcg_gen_andi_i32(tmp, src1, ~mask);
1178 e1f3808e pbrook
            break;
1179 e1f3808e pbrook
        case 3: /* bset */
1180 e1f3808e pbrook
            tcg_gen_ori_i32(tmp, src1, mask);
1181 e1f3808e pbrook
            break;
1182 e1f3808e pbrook
        default: /* btst */
1183 e1f3808e pbrook
            break;
1184 e1f3808e pbrook
        }
1185 e1f3808e pbrook
        DEST_EA(insn, opsize, tmp, &addr);
1186 e6e5906b pbrook
    }
1187 e6e5906b pbrook
}
1188 e6e5906b pbrook
1189 e6e5906b pbrook
DISAS_INSN(arith_im)
1190 e6e5906b pbrook
{
1191 e6e5906b pbrook
    int op;
1192 e1f3808e pbrook
    uint32_t im;
1193 e1f3808e pbrook
    TCGv src1;
1194 e1f3808e pbrook
    TCGv dest;
1195 e1f3808e pbrook
    TCGv addr;
1196 e6e5906b pbrook
1197 e6e5906b pbrook
    op = (insn >> 9) & 7;
1198 510ff0b7 pbrook
    SRC_EA(src1, OS_LONG, 0, (op == 6) ? NULL : &addr);
1199 e1f3808e pbrook
    im = read_im32(s);
1200 a7812ae4 pbrook
    dest = tcg_temp_new();
1201 e6e5906b pbrook
    switch (op) {
1202 e6e5906b pbrook
    case 0: /* ori */
1203 e1f3808e pbrook
        tcg_gen_ori_i32(dest, src1, im);
1204 e6e5906b pbrook
        gen_logic_cc(s, dest);
1205 e6e5906b pbrook
        break;
1206 e6e5906b pbrook
    case 1: /* andi */
1207 e1f3808e pbrook
        tcg_gen_andi_i32(dest, src1, im);
1208 e6e5906b pbrook
        gen_logic_cc(s, dest);
1209 e6e5906b pbrook
        break;
1210 e6e5906b pbrook
    case 2: /* subi */
1211 e1f3808e pbrook
        tcg_gen_mov_i32(dest, src1);
1212 e1f3808e pbrook
        gen_helper_xflag_lt(QREG_CC_X, dest, gen_im32(im));
1213 e1f3808e pbrook
        tcg_gen_subi_i32(dest, dest, im);
1214 e1f3808e pbrook
        gen_update_cc_add(dest, gen_im32(im));
1215 e6e5906b pbrook
        s->cc_op = CC_OP_SUB;
1216 e6e5906b pbrook
        break;
1217 e6e5906b pbrook
    case 3: /* addi */
1218 e1f3808e pbrook
        tcg_gen_mov_i32(dest, src1);
1219 e1f3808e pbrook
        tcg_gen_addi_i32(dest, dest, im);
1220 e1f3808e pbrook
        gen_update_cc_add(dest, gen_im32(im));
1221 e1f3808e pbrook
        gen_helper_xflag_lt(QREG_CC_X, dest, gen_im32(im));
1222 e6e5906b pbrook
        s->cc_op = CC_OP_ADD;
1223 e6e5906b pbrook
        break;
1224 e6e5906b pbrook
    case 5: /* eori */
1225 e1f3808e pbrook
        tcg_gen_xori_i32(dest, src1, im);
1226 e6e5906b pbrook
        gen_logic_cc(s, dest);
1227 e6e5906b pbrook
        break;
1228 e6e5906b pbrook
    case 6: /* cmpi */
1229 e1f3808e pbrook
        tcg_gen_mov_i32(dest, src1);
1230 e1f3808e pbrook
        tcg_gen_subi_i32(dest, dest, im);
1231 e1f3808e pbrook
        gen_update_cc_add(dest, gen_im32(im));
1232 e6e5906b pbrook
        s->cc_op = CC_OP_SUB;
1233 e6e5906b pbrook
        break;
1234 e6e5906b pbrook
    default:
1235 e6e5906b pbrook
        abort();
1236 e6e5906b pbrook
    }
1237 e6e5906b pbrook
    if (op != 6) {
1238 510ff0b7 pbrook
        DEST_EA(insn, OS_LONG, dest, &addr);
1239 e6e5906b pbrook
    }
1240 e6e5906b pbrook
}
1241 e6e5906b pbrook
1242 e6e5906b pbrook
DISAS_INSN(byterev)
1243 e6e5906b pbrook
{
1244 e1f3808e pbrook
    TCGv reg;
1245 e6e5906b pbrook
1246 e6e5906b pbrook
    reg = DREG(insn, 0);
1247 66896cb8 aurel32
    tcg_gen_bswap32_i32(reg, reg);
1248 e6e5906b pbrook
}
1249 e6e5906b pbrook
1250 e6e5906b pbrook
DISAS_INSN(move)
1251 e6e5906b pbrook
{
1252 e1f3808e pbrook
    TCGv src;
1253 e1f3808e pbrook
    TCGv dest;
1254 e6e5906b pbrook
    int op;
1255 e6e5906b pbrook
    int opsize;
1256 e6e5906b pbrook
1257 e6e5906b pbrook
    switch (insn >> 12) {
1258 e6e5906b pbrook
    case 1: /* move.b */
1259 e6e5906b pbrook
        opsize = OS_BYTE;
1260 e6e5906b pbrook
        break;
1261 e6e5906b pbrook
    case 2: /* move.l */
1262 e6e5906b pbrook
        opsize = OS_LONG;
1263 e6e5906b pbrook
        break;
1264 e6e5906b pbrook
    case 3: /* move.w */
1265 e6e5906b pbrook
        opsize = OS_WORD;
1266 e6e5906b pbrook
        break;
1267 e6e5906b pbrook
    default:
1268 e6e5906b pbrook
        abort();
1269 e6e5906b pbrook
    }
1270 e1f3808e pbrook
    SRC_EA(src, opsize, 1, NULL);
1271 e6e5906b pbrook
    op = (insn >> 6) & 7;
1272 e6e5906b pbrook
    if (op == 1) {
1273 e6e5906b pbrook
        /* movea */
1274 e6e5906b pbrook
        /* The value will already have been sign extended.  */
1275 e6e5906b pbrook
        dest = AREG(insn, 9);
1276 e1f3808e pbrook
        tcg_gen_mov_i32(dest, src);
1277 e6e5906b pbrook
    } else {
1278 e6e5906b pbrook
        /* normal move */
1279 e6e5906b pbrook
        uint16_t dest_ea;
1280 e6e5906b pbrook
        dest_ea = ((insn >> 9) & 7) | (op << 3);
1281 510ff0b7 pbrook
        DEST_EA(dest_ea, opsize, src, NULL);
1282 e6e5906b pbrook
        /* This will be correct because loads sign extend.  */
1283 e6e5906b pbrook
        gen_logic_cc(s, src);
1284 e6e5906b pbrook
    }
1285 e6e5906b pbrook
}
1286 e6e5906b pbrook
1287 e6e5906b pbrook
DISAS_INSN(negx)
1288 e6e5906b pbrook
{
1289 e1f3808e pbrook
    TCGv reg;
1290 e6e5906b pbrook
1291 e6e5906b pbrook
    gen_flush_flags(s);
1292 e6e5906b pbrook
    reg = DREG(insn, 0);
1293 e1f3808e pbrook
    gen_helper_subx_cc(reg, cpu_env, tcg_const_i32(0), reg);
1294 e6e5906b pbrook
}
1295 e6e5906b pbrook
1296 e6e5906b pbrook
DISAS_INSN(lea)
1297 e6e5906b pbrook
{
1298 e1f3808e pbrook
    TCGv reg;
1299 e1f3808e pbrook
    TCGv tmp;
1300 e6e5906b pbrook
1301 e6e5906b pbrook
    reg = AREG(insn, 9);
1302 e6e5906b pbrook
    tmp = gen_lea(s, insn, OS_LONG);
1303 e1f3808e pbrook
    if (IS_NULL_QREG(tmp)) {
1304 510ff0b7 pbrook
        gen_addr_fault(s);
1305 510ff0b7 pbrook
        return;
1306 510ff0b7 pbrook
    }
1307 e1f3808e pbrook
    tcg_gen_mov_i32(reg, tmp);
1308 e6e5906b pbrook
}
1309 e6e5906b pbrook
1310 e6e5906b pbrook
DISAS_INSN(clr)
1311 e6e5906b pbrook
{
1312 e6e5906b pbrook
    int opsize;
1313 e6e5906b pbrook
1314 e6e5906b pbrook
    switch ((insn >> 6) & 3) {
1315 e6e5906b pbrook
    case 0: /* clr.b */
1316 e6e5906b pbrook
        opsize = OS_BYTE;
1317 e6e5906b pbrook
        break;
1318 e6e5906b pbrook
    case 1: /* clr.w */
1319 e6e5906b pbrook
        opsize = OS_WORD;
1320 e6e5906b pbrook
        break;
1321 e6e5906b pbrook
    case 2: /* clr.l */
1322 e6e5906b pbrook
        opsize = OS_LONG;
1323 e6e5906b pbrook
        break;
1324 e6e5906b pbrook
    default:
1325 e6e5906b pbrook
        abort();
1326 e6e5906b pbrook
    }
1327 510ff0b7 pbrook
    DEST_EA(insn, opsize, gen_im32(0), NULL);
1328 e6e5906b pbrook
    gen_logic_cc(s, gen_im32(0));
1329 e6e5906b pbrook
}
1330 e6e5906b pbrook
1331 e1f3808e pbrook
static TCGv gen_get_ccr(DisasContext *s)
1332 e6e5906b pbrook
{
1333 e1f3808e pbrook
    TCGv dest;
1334 e6e5906b pbrook
1335 e6e5906b pbrook
    gen_flush_flags(s);
1336 a7812ae4 pbrook
    dest = tcg_temp_new();
1337 e1f3808e pbrook
    tcg_gen_shli_i32(dest, QREG_CC_X, 4);
1338 e1f3808e pbrook
    tcg_gen_or_i32(dest, dest, QREG_CC_DEST);
1339 0633879f pbrook
    return dest;
1340 0633879f pbrook
}
1341 0633879f pbrook
1342 0633879f pbrook
DISAS_INSN(move_from_ccr)
1343 0633879f pbrook
{
1344 e1f3808e pbrook
    TCGv reg;
1345 e1f3808e pbrook
    TCGv ccr;
1346 0633879f pbrook
1347 0633879f pbrook
    ccr = gen_get_ccr(s);
1348 e6e5906b pbrook
    reg = DREG(insn, 0);
1349 0633879f pbrook
    gen_partset_reg(OS_WORD, reg, ccr);
1350 e6e5906b pbrook
}
1351 e6e5906b pbrook
1352 e6e5906b pbrook
DISAS_INSN(neg)
1353 e6e5906b pbrook
{
1354 e1f3808e pbrook
    TCGv reg;
1355 e1f3808e pbrook
    TCGv src1;
1356 e6e5906b pbrook
1357 e6e5906b pbrook
    reg = DREG(insn, 0);
1358 a7812ae4 pbrook
    src1 = tcg_temp_new();
1359 e1f3808e pbrook
    tcg_gen_mov_i32(src1, reg);
1360 e1f3808e pbrook
    tcg_gen_neg_i32(reg, src1);
1361 e6e5906b pbrook
    s->cc_op = CC_OP_SUB;
1362 e1f3808e pbrook
    gen_update_cc_add(reg, src1);
1363 e1f3808e pbrook
    gen_helper_xflag_lt(QREG_CC_X, tcg_const_i32(0), src1);
1364 e6e5906b pbrook
    s->cc_op = CC_OP_SUB;
1365 e6e5906b pbrook
}
1366 e6e5906b pbrook
1367 0633879f pbrook
static void gen_set_sr_im(DisasContext *s, uint16_t val, int ccr_only)
1368 0633879f pbrook
{
1369 e1f3808e pbrook
    tcg_gen_movi_i32(QREG_CC_DEST, val & 0xf);
1370 e1f3808e pbrook
    tcg_gen_movi_i32(QREG_CC_X, (val & 0x10) >> 4);
1371 0633879f pbrook
    if (!ccr_only) {
1372 e1f3808e pbrook
        gen_helper_set_sr(cpu_env, tcg_const_i32(val & 0xff00));
1373 0633879f pbrook
    }
1374 0633879f pbrook
}
1375 0633879f pbrook
1376 0633879f pbrook
static void gen_set_sr(DisasContext *s, uint16_t insn, int ccr_only)
1377 e6e5906b pbrook
{
1378 e1f3808e pbrook
    TCGv tmp;
1379 e1f3808e pbrook
    TCGv reg;
1380 e6e5906b pbrook
1381 e6e5906b pbrook
    s->cc_op = CC_OP_FLAGS;
1382 e6e5906b pbrook
    if ((insn & 0x38) == 0)
1383 e6e5906b pbrook
      {
1384 a7812ae4 pbrook
        tmp = tcg_temp_new();
1385 e6e5906b pbrook
        reg = DREG(insn, 0);
1386 e1f3808e pbrook
        tcg_gen_andi_i32(QREG_CC_DEST, reg, 0xf);
1387 e1f3808e pbrook
        tcg_gen_shri_i32(tmp, reg, 4);
1388 e1f3808e pbrook
        tcg_gen_andi_i32(QREG_CC_X, tmp, 1);
1389 0633879f pbrook
        if (!ccr_only) {
1390 e1f3808e pbrook
            gen_helper_set_sr(cpu_env, reg);
1391 0633879f pbrook
        }
1392 e6e5906b pbrook
      }
1393 0633879f pbrook
    else if ((insn & 0x3f) == 0x3c)
1394 e6e5906b pbrook
      {
1395 0633879f pbrook
        uint16_t val;
1396 0633879f pbrook
        val = lduw_code(s->pc);
1397 e6e5906b pbrook
        s->pc += 2;
1398 0633879f pbrook
        gen_set_sr_im(s, val, ccr_only);
1399 e6e5906b pbrook
      }
1400 e6e5906b pbrook
    else
1401 e6e5906b pbrook
        disas_undef(s, insn);
1402 e6e5906b pbrook
}
1403 e6e5906b pbrook
1404 0633879f pbrook
DISAS_INSN(move_to_ccr)
1405 0633879f pbrook
{
1406 0633879f pbrook
    gen_set_sr(s, insn, 1);
1407 0633879f pbrook
}
1408 0633879f pbrook
1409 e6e5906b pbrook
DISAS_INSN(not)
1410 e6e5906b pbrook
{
1411 e1f3808e pbrook
    TCGv reg;
1412 e6e5906b pbrook
1413 e6e5906b pbrook
    reg = DREG(insn, 0);
1414 e1f3808e pbrook
    tcg_gen_not_i32(reg, reg);
1415 e6e5906b pbrook
    gen_logic_cc(s, reg);
1416 e6e5906b pbrook
}
1417 e6e5906b pbrook
1418 e6e5906b pbrook
DISAS_INSN(swap)
1419 e6e5906b pbrook
{
1420 e1f3808e pbrook
    TCGv src1;
1421 e1f3808e pbrook
    TCGv src2;
1422 e1f3808e pbrook
    TCGv reg;
1423 e6e5906b pbrook
1424 a7812ae4 pbrook
    src1 = tcg_temp_new();
1425 a7812ae4 pbrook
    src2 = tcg_temp_new();
1426 e6e5906b pbrook
    reg = DREG(insn, 0);
1427 e1f3808e pbrook
    tcg_gen_shli_i32(src1, reg, 16);
1428 e1f3808e pbrook
    tcg_gen_shri_i32(src2, reg, 16);
1429 e1f3808e pbrook
    tcg_gen_or_i32(reg, src1, src2);
1430 e1f3808e pbrook
    gen_logic_cc(s, reg);
1431 e6e5906b pbrook
}
1432 e6e5906b pbrook
1433 e6e5906b pbrook
DISAS_INSN(pea)
1434 e6e5906b pbrook
{
1435 e1f3808e pbrook
    TCGv tmp;
1436 e6e5906b pbrook
1437 e6e5906b pbrook
    tmp = gen_lea(s, insn, OS_LONG);
1438 e1f3808e pbrook
    if (IS_NULL_QREG(tmp)) {
1439 510ff0b7 pbrook
        gen_addr_fault(s);
1440 510ff0b7 pbrook
        return;
1441 510ff0b7 pbrook
    }
1442 0633879f pbrook
    gen_push(s, tmp);
1443 e6e5906b pbrook
}
1444 e6e5906b pbrook
1445 e6e5906b pbrook
DISAS_INSN(ext)
1446 e6e5906b pbrook
{
1447 e6e5906b pbrook
    int op;
1448 e1f3808e pbrook
    TCGv reg;
1449 e1f3808e pbrook
    TCGv tmp;
1450 e6e5906b pbrook
1451 e6e5906b pbrook
    reg = DREG(insn, 0);
1452 e6e5906b pbrook
    op = (insn >> 6) & 7;
1453 a7812ae4 pbrook
    tmp = tcg_temp_new();
1454 e6e5906b pbrook
    if (op == 3)
1455 e1f3808e pbrook
        tcg_gen_ext16s_i32(tmp, reg);
1456 e6e5906b pbrook
    else
1457 e1f3808e pbrook
        tcg_gen_ext8s_i32(tmp, reg);
1458 e6e5906b pbrook
    if (op == 2)
1459 e6e5906b pbrook
        gen_partset_reg(OS_WORD, reg, tmp);
1460 e6e5906b pbrook
    else
1461 e1f3808e pbrook
        tcg_gen_mov_i32(reg, tmp);
1462 e6e5906b pbrook
    gen_logic_cc(s, tmp);
1463 e6e5906b pbrook
}
1464 e6e5906b pbrook
1465 e6e5906b pbrook
DISAS_INSN(tst)
1466 e6e5906b pbrook
{
1467 e6e5906b pbrook
    int opsize;
1468 e1f3808e pbrook
    TCGv tmp;
1469 e6e5906b pbrook
1470 e6e5906b pbrook
    switch ((insn >> 6) & 3) {
1471 e6e5906b pbrook
    case 0: /* tst.b */
1472 e6e5906b pbrook
        opsize = OS_BYTE;
1473 e6e5906b pbrook
        break;
1474 e6e5906b pbrook
    case 1: /* tst.w */
1475 e6e5906b pbrook
        opsize = OS_WORD;
1476 e6e5906b pbrook
        break;
1477 e6e5906b pbrook
    case 2: /* tst.l */
1478 e6e5906b pbrook
        opsize = OS_LONG;
1479 e6e5906b pbrook
        break;
1480 e6e5906b pbrook
    default:
1481 e6e5906b pbrook
        abort();
1482 e6e5906b pbrook
    }
1483 e1f3808e pbrook
    SRC_EA(tmp, opsize, 1, NULL);
1484 e6e5906b pbrook
    gen_logic_cc(s, tmp);
1485 e6e5906b pbrook
}
1486 e6e5906b pbrook
1487 e6e5906b pbrook
DISAS_INSN(pulse)
1488 e6e5906b pbrook
{
1489 e6e5906b pbrook
  /* Implemented as a NOP.  */
1490 e6e5906b pbrook
}
1491 e6e5906b pbrook
1492 e6e5906b pbrook
DISAS_INSN(illegal)
1493 e6e5906b pbrook
{
1494 e6e5906b pbrook
    gen_exception(s, s->pc - 2, EXCP_ILLEGAL);
1495 e6e5906b pbrook
}
1496 e6e5906b pbrook
1497 e6e5906b pbrook
/* ??? This should be atomic.  */
1498 e6e5906b pbrook
DISAS_INSN(tas)
1499 e6e5906b pbrook
{
1500 e1f3808e pbrook
    TCGv dest;
1501 e1f3808e pbrook
    TCGv src1;
1502 e1f3808e pbrook
    TCGv addr;
1503 e6e5906b pbrook
1504 a7812ae4 pbrook
    dest = tcg_temp_new();
1505 e1f3808e pbrook
    SRC_EA(src1, OS_BYTE, 1, &addr);
1506 e6e5906b pbrook
    gen_logic_cc(s, src1);
1507 e1f3808e pbrook
    tcg_gen_ori_i32(dest, src1, 0x80);
1508 510ff0b7 pbrook
    DEST_EA(insn, OS_BYTE, dest, &addr);
1509 e6e5906b pbrook
}
1510 e6e5906b pbrook
1511 e6e5906b pbrook
DISAS_INSN(mull)
1512 e6e5906b pbrook
{
1513 e6e5906b pbrook
    uint16_t ext;
1514 e1f3808e pbrook
    TCGv reg;
1515 e1f3808e pbrook
    TCGv src1;
1516 e1f3808e pbrook
    TCGv dest;
1517 e6e5906b pbrook
1518 e6e5906b pbrook
    /* The upper 32 bits of the product are discarded, so
1519 e6e5906b pbrook
       muls.l and mulu.l are functionally equivalent.  */
1520 0633879f pbrook
    ext = lduw_code(s->pc);
1521 e6e5906b pbrook
    s->pc += 2;
1522 e6e5906b pbrook
    if (ext & 0x87ff) {
1523 e6e5906b pbrook
        gen_exception(s, s->pc - 4, EXCP_UNSUPPORTED);
1524 e6e5906b pbrook
        return;
1525 e6e5906b pbrook
    }
1526 e6e5906b pbrook
    reg = DREG(ext, 12);
1527 510ff0b7 pbrook
    SRC_EA(src1, OS_LONG, 0, NULL);
1528 a7812ae4 pbrook
    dest = tcg_temp_new();
1529 e1f3808e pbrook
    tcg_gen_mul_i32(dest, src1, reg);
1530 e1f3808e pbrook
    tcg_gen_mov_i32(reg, dest);
1531 e6e5906b pbrook
    /* Unlike m68k, coldfire always clears the overflow bit.  */
1532 e6e5906b pbrook
    gen_logic_cc(s, dest);
1533 e6e5906b pbrook
}
1534 e6e5906b pbrook
1535 e6e5906b pbrook
DISAS_INSN(link)
1536 e6e5906b pbrook
{
1537 e6e5906b pbrook
    int16_t offset;
1538 e1f3808e pbrook
    TCGv reg;
1539 e1f3808e pbrook
    TCGv tmp;
1540 e6e5906b pbrook
1541 0633879f pbrook
    offset = ldsw_code(s->pc);
1542 e6e5906b pbrook
    s->pc += 2;
1543 e6e5906b pbrook
    reg = AREG(insn, 0);
1544 a7812ae4 pbrook
    tmp = tcg_temp_new();
1545 e1f3808e pbrook
    tcg_gen_subi_i32(tmp, QREG_SP, 4);
1546 0633879f pbrook
    gen_store(s, OS_LONG, tmp, reg);
1547 e1f3808e pbrook
    if ((insn & 7) != 7)
1548 e1f3808e pbrook
        tcg_gen_mov_i32(reg, tmp);
1549 e1f3808e pbrook
    tcg_gen_addi_i32(QREG_SP, tmp, offset);
1550 e6e5906b pbrook
}
1551 e6e5906b pbrook
1552 e6e5906b pbrook
DISAS_INSN(unlk)
1553 e6e5906b pbrook
{
1554 e1f3808e pbrook
    TCGv src;
1555 e1f3808e pbrook
    TCGv reg;
1556 e1f3808e pbrook
    TCGv tmp;
1557 e6e5906b pbrook
1558 a7812ae4 pbrook
    src = tcg_temp_new();
1559 e6e5906b pbrook
    reg = AREG(insn, 0);
1560 e1f3808e pbrook
    tcg_gen_mov_i32(src, reg);
1561 0633879f pbrook
    tmp = gen_load(s, OS_LONG, src, 0);
1562 e1f3808e pbrook
    tcg_gen_mov_i32(reg, tmp);
1563 e1f3808e pbrook
    tcg_gen_addi_i32(QREG_SP, src, 4);
1564 e6e5906b pbrook
}
1565 e6e5906b pbrook
1566 e6e5906b pbrook
DISAS_INSN(nop)
1567 e6e5906b pbrook
{
1568 e6e5906b pbrook
}
1569 e6e5906b pbrook
1570 e6e5906b pbrook
DISAS_INSN(rts)
1571 e6e5906b pbrook
{
1572 e1f3808e pbrook
    TCGv tmp;
1573 e6e5906b pbrook
1574 0633879f pbrook
    tmp = gen_load(s, OS_LONG, QREG_SP, 0);
1575 e1f3808e pbrook
    tcg_gen_addi_i32(QREG_SP, QREG_SP, 4);
1576 e6e5906b pbrook
    gen_jmp(s, tmp);
1577 e6e5906b pbrook
}
1578 e6e5906b pbrook
1579 e6e5906b pbrook
DISAS_INSN(jump)
1580 e6e5906b pbrook
{
1581 e1f3808e pbrook
    TCGv tmp;
1582 e6e5906b pbrook
1583 e6e5906b pbrook
    /* Load the target address first to ensure correct exception
1584 e6e5906b pbrook
       behavior.  */
1585 e6e5906b pbrook
    tmp = gen_lea(s, insn, OS_LONG);
1586 e1f3808e pbrook
    if (IS_NULL_QREG(tmp)) {
1587 510ff0b7 pbrook
        gen_addr_fault(s);
1588 510ff0b7 pbrook
        return;
1589 510ff0b7 pbrook
    }
1590 e6e5906b pbrook
    if ((insn & 0x40) == 0) {
1591 e6e5906b pbrook
        /* jsr */
1592 0633879f pbrook
        gen_push(s, gen_im32(s->pc));
1593 e6e5906b pbrook
    }
1594 e6e5906b pbrook
    gen_jmp(s, tmp);
1595 e6e5906b pbrook
}
1596 e6e5906b pbrook
1597 e6e5906b pbrook
DISAS_INSN(addsubq)
1598 e6e5906b pbrook
{
1599 e1f3808e pbrook
    TCGv src1;
1600 e1f3808e pbrook
    TCGv src2;
1601 e1f3808e pbrook
    TCGv dest;
1602 e6e5906b pbrook
    int val;
1603 e1f3808e pbrook
    TCGv addr;
1604 e6e5906b pbrook
1605 510ff0b7 pbrook
    SRC_EA(src1, OS_LONG, 0, &addr);
1606 e6e5906b pbrook
    val = (insn >> 9) & 7;
1607 e6e5906b pbrook
    if (val == 0)
1608 e6e5906b pbrook
        val = 8;
1609 a7812ae4 pbrook
    dest = tcg_temp_new();
1610 e1f3808e pbrook
    tcg_gen_mov_i32(dest, src1);
1611 e6e5906b pbrook
    if ((insn & 0x38) == 0x08) {
1612 e6e5906b pbrook
        /* Don't update condition codes if the destination is an
1613 e6e5906b pbrook
           address register.  */
1614 e6e5906b pbrook
        if (insn & 0x0100) {
1615 e1f3808e pbrook
            tcg_gen_subi_i32(dest, dest, val);
1616 e6e5906b pbrook
        } else {
1617 e1f3808e pbrook
            tcg_gen_addi_i32(dest, dest, val);
1618 e6e5906b pbrook
        }
1619 e6e5906b pbrook
    } else {
1620 e1f3808e pbrook
        src2 = gen_im32(val);
1621 e6e5906b pbrook
        if (insn & 0x0100) {
1622 e1f3808e pbrook
            gen_helper_xflag_lt(QREG_CC_X, dest, src2);
1623 e1f3808e pbrook
            tcg_gen_subi_i32(dest, dest, val);
1624 e6e5906b pbrook
            s->cc_op = CC_OP_SUB;
1625 e6e5906b pbrook
        } else {
1626 e1f3808e pbrook
            tcg_gen_addi_i32(dest, dest, val);
1627 e1f3808e pbrook
            gen_helper_xflag_lt(QREG_CC_X, dest, src2);
1628 e6e5906b pbrook
            s->cc_op = CC_OP_ADD;
1629 e6e5906b pbrook
        }
1630 e1f3808e pbrook
        gen_update_cc_add(dest, src2);
1631 e6e5906b pbrook
    }
1632 510ff0b7 pbrook
    DEST_EA(insn, OS_LONG, dest, &addr);
1633 e6e5906b pbrook
}
1634 e6e5906b pbrook
1635 e6e5906b pbrook
DISAS_INSN(tpf)
1636 e6e5906b pbrook
{
1637 e6e5906b pbrook
    switch (insn & 7) {
1638 e6e5906b pbrook
    case 2: /* One extension word.  */
1639 e6e5906b pbrook
        s->pc += 2;
1640 e6e5906b pbrook
        break;
1641 e6e5906b pbrook
    case 3: /* Two extension words.  */
1642 e6e5906b pbrook
        s->pc += 4;
1643 e6e5906b pbrook
        break;
1644 e6e5906b pbrook
    case 4: /* No extension words.  */
1645 e6e5906b pbrook
        break;
1646 e6e5906b pbrook
    default:
1647 e6e5906b pbrook
        disas_undef(s, insn);
1648 e6e5906b pbrook
    }
1649 e6e5906b pbrook
}
1650 e6e5906b pbrook
1651 e6e5906b pbrook
DISAS_INSN(branch)
1652 e6e5906b pbrook
{
1653 e6e5906b pbrook
    int32_t offset;
1654 e6e5906b pbrook
    uint32_t base;
1655 e6e5906b pbrook
    int op;
1656 e6e5906b pbrook
    int l1;
1657 3b46e624 ths
1658 e6e5906b pbrook
    base = s->pc;
1659 e6e5906b pbrook
    op = (insn >> 8) & 0xf;
1660 e6e5906b pbrook
    offset = (int8_t)insn;
1661 e6e5906b pbrook
    if (offset == 0) {
1662 0633879f pbrook
        offset = ldsw_code(s->pc);
1663 e6e5906b pbrook
        s->pc += 2;
1664 e6e5906b pbrook
    } else if (offset == -1) {
1665 e6e5906b pbrook
        offset = read_im32(s);
1666 e6e5906b pbrook
    }
1667 e6e5906b pbrook
    if (op == 1) {
1668 e6e5906b pbrook
        /* bsr */
1669 0633879f pbrook
        gen_push(s, gen_im32(s->pc));
1670 e6e5906b pbrook
    }
1671 e6e5906b pbrook
    gen_flush_cc_op(s);
1672 e6e5906b pbrook
    if (op > 1) {
1673 e6e5906b pbrook
        /* Bcc */
1674 e6e5906b pbrook
        l1 = gen_new_label();
1675 e6e5906b pbrook
        gen_jmpcc(s, ((insn >> 8) & 0xf) ^ 1, l1);
1676 e6e5906b pbrook
        gen_jmp_tb(s, 1, base + offset);
1677 e6e5906b pbrook
        gen_set_label(l1);
1678 e6e5906b pbrook
        gen_jmp_tb(s, 0, s->pc);
1679 e6e5906b pbrook
    } else {
1680 e6e5906b pbrook
        /* Unconditional branch.  */
1681 e6e5906b pbrook
        gen_jmp_tb(s, 0, base + offset);
1682 e6e5906b pbrook
    }
1683 e6e5906b pbrook
}
1684 e6e5906b pbrook
1685 e6e5906b pbrook
DISAS_INSN(moveq)
1686 e6e5906b pbrook
{
1687 e1f3808e pbrook
    uint32_t val;
1688 e6e5906b pbrook
1689 e1f3808e pbrook
    val = (int8_t)insn;
1690 e1f3808e pbrook
    tcg_gen_movi_i32(DREG(insn, 9), val);
1691 e1f3808e pbrook
    gen_logic_cc(s, tcg_const_i32(val));
1692 e6e5906b pbrook
}
1693 e6e5906b pbrook
1694 e6e5906b pbrook
DISAS_INSN(mvzs)
1695 e6e5906b pbrook
{
1696 e6e5906b pbrook
    int opsize;
1697 e1f3808e pbrook
    TCGv src;
1698 e1f3808e pbrook
    TCGv reg;
1699 e6e5906b pbrook
1700 e6e5906b pbrook
    if (insn & 0x40)
1701 e6e5906b pbrook
        opsize = OS_WORD;
1702 e6e5906b pbrook
    else
1703 e6e5906b pbrook
        opsize = OS_BYTE;
1704 9507fb52 pbrook
    SRC_EA(src, opsize, (insn & 0x80) == 0, NULL);
1705 e6e5906b pbrook
    reg = DREG(insn, 9);
1706 e1f3808e pbrook
    tcg_gen_mov_i32(reg, src);
1707 e6e5906b pbrook
    gen_logic_cc(s, src);
1708 e6e5906b pbrook
}
1709 e6e5906b pbrook
1710 e6e5906b pbrook
DISAS_INSN(or)
1711 e6e5906b pbrook
{
1712 e1f3808e pbrook
    TCGv reg;
1713 e1f3808e pbrook
    TCGv dest;
1714 e1f3808e pbrook
    TCGv src;
1715 e1f3808e pbrook
    TCGv addr;
1716 e6e5906b pbrook
1717 e6e5906b pbrook
    reg = DREG(insn, 9);
1718 a7812ae4 pbrook
    dest = tcg_temp_new();
1719 e6e5906b pbrook
    if (insn & 0x100) {
1720 510ff0b7 pbrook
        SRC_EA(src, OS_LONG, 0, &addr);
1721 e1f3808e pbrook
        tcg_gen_or_i32(dest, src, reg);
1722 510ff0b7 pbrook
        DEST_EA(insn, OS_LONG, dest, &addr);
1723 e6e5906b pbrook
    } else {
1724 510ff0b7 pbrook
        SRC_EA(src, OS_LONG, 0, NULL);
1725 e1f3808e pbrook
        tcg_gen_or_i32(dest, src, reg);
1726 e1f3808e pbrook
        tcg_gen_mov_i32(reg, dest);
1727 e6e5906b pbrook
    }
1728 e6e5906b pbrook
    gen_logic_cc(s, dest);
1729 e6e5906b pbrook
}
1730 e6e5906b pbrook
1731 e6e5906b pbrook
DISAS_INSN(suba)
1732 e6e5906b pbrook
{
1733 e1f3808e pbrook
    TCGv src;
1734 e1f3808e pbrook
    TCGv reg;
1735 e6e5906b pbrook
1736 510ff0b7 pbrook
    SRC_EA(src, OS_LONG, 0, NULL);
1737 e6e5906b pbrook
    reg = AREG(insn, 9);
1738 e1f3808e pbrook
    tcg_gen_sub_i32(reg, reg, src);
1739 e6e5906b pbrook
}
1740 e6e5906b pbrook
1741 e6e5906b pbrook
DISAS_INSN(subx)
1742 e6e5906b pbrook
{
1743 e1f3808e pbrook
    TCGv reg;
1744 e1f3808e pbrook
    TCGv src;
1745 e6e5906b pbrook
1746 e6e5906b pbrook
    gen_flush_flags(s);
1747 e6e5906b pbrook
    reg = DREG(insn, 9);
1748 e6e5906b pbrook
    src = DREG(insn, 0);
1749 e1f3808e pbrook
    gen_helper_subx_cc(reg, cpu_env, reg, src);
1750 e6e5906b pbrook
}
1751 e6e5906b pbrook
1752 e6e5906b pbrook
DISAS_INSN(mov3q)
1753 e6e5906b pbrook
{
1754 e1f3808e pbrook
    TCGv src;
1755 e6e5906b pbrook
    int val;
1756 e6e5906b pbrook
1757 e6e5906b pbrook
    val = (insn >> 9) & 7;
1758 e6e5906b pbrook
    if (val == 0)
1759 e6e5906b pbrook
        val = -1;
1760 e6e5906b pbrook
    src = gen_im32(val);
1761 e6e5906b pbrook
    gen_logic_cc(s, src);
1762 510ff0b7 pbrook
    DEST_EA(insn, OS_LONG, src, NULL);
1763 e6e5906b pbrook
}
1764 e6e5906b pbrook
1765 e6e5906b pbrook
DISAS_INSN(cmp)
1766 e6e5906b pbrook
{
1767 e6e5906b pbrook
    int op;
1768 e1f3808e pbrook
    TCGv src;
1769 e1f3808e pbrook
    TCGv reg;
1770 e1f3808e pbrook
    TCGv dest;
1771 e6e5906b pbrook
    int opsize;
1772 e6e5906b pbrook
1773 e6e5906b pbrook
    op = (insn >> 6) & 3;
1774 e6e5906b pbrook
    switch (op) {
1775 e6e5906b pbrook
    case 0: /* cmp.b */
1776 e6e5906b pbrook
        opsize = OS_BYTE;
1777 e6e5906b pbrook
        s->cc_op = CC_OP_CMPB;
1778 e6e5906b pbrook
        break;
1779 e6e5906b pbrook
    case 1: /* cmp.w */
1780 e6e5906b pbrook
        opsize = OS_WORD;
1781 e6e5906b pbrook
        s->cc_op = CC_OP_CMPW;
1782 e6e5906b pbrook
        break;
1783 e6e5906b pbrook
    case 2: /* cmp.l */
1784 e6e5906b pbrook
        opsize = OS_LONG;
1785 e6e5906b pbrook
        s->cc_op = CC_OP_SUB;
1786 e6e5906b pbrook
        break;
1787 e6e5906b pbrook
    default:
1788 e6e5906b pbrook
        abort();
1789 e6e5906b pbrook
    }
1790 e1f3808e pbrook
    SRC_EA(src, opsize, 1, NULL);
1791 e6e5906b pbrook
    reg = DREG(insn, 9);
1792 a7812ae4 pbrook
    dest = tcg_temp_new();
1793 e1f3808e pbrook
    tcg_gen_sub_i32(dest, reg, src);
1794 e1f3808e pbrook
    gen_update_cc_add(dest, src);
1795 e6e5906b pbrook
}
1796 e6e5906b pbrook
1797 e6e5906b pbrook
DISAS_INSN(cmpa)
1798 e6e5906b pbrook
{
1799 e6e5906b pbrook
    int opsize;
1800 e1f3808e pbrook
    TCGv src;
1801 e1f3808e pbrook
    TCGv reg;
1802 e1f3808e pbrook
    TCGv dest;
1803 e6e5906b pbrook
1804 e6e5906b pbrook
    if (insn & 0x100) {
1805 e6e5906b pbrook
        opsize = OS_LONG;
1806 e6e5906b pbrook
    } else {
1807 e6e5906b pbrook
        opsize = OS_WORD;
1808 e6e5906b pbrook
    }
1809 e1f3808e pbrook
    SRC_EA(src, opsize, 1, NULL);
1810 e6e5906b pbrook
    reg = AREG(insn, 9);
1811 a7812ae4 pbrook
    dest = tcg_temp_new();
1812 e1f3808e pbrook
    tcg_gen_sub_i32(dest, reg, src);
1813 e1f3808e pbrook
    gen_update_cc_add(dest, src);
1814 e6e5906b pbrook
    s->cc_op = CC_OP_SUB;
1815 e6e5906b pbrook
}
1816 e6e5906b pbrook
1817 e6e5906b pbrook
DISAS_INSN(eor)
1818 e6e5906b pbrook
{
1819 e1f3808e pbrook
    TCGv src;
1820 e1f3808e pbrook
    TCGv reg;
1821 e1f3808e pbrook
    TCGv dest;
1822 e1f3808e pbrook
    TCGv addr;
1823 e6e5906b pbrook
1824 510ff0b7 pbrook
    SRC_EA(src, OS_LONG, 0, &addr);
1825 e6e5906b pbrook
    reg = DREG(insn, 9);
1826 a7812ae4 pbrook
    dest = tcg_temp_new();
1827 e1f3808e pbrook
    tcg_gen_xor_i32(dest, src, reg);
1828 e6e5906b pbrook
    gen_logic_cc(s, dest);
1829 510ff0b7 pbrook
    DEST_EA(insn, OS_LONG, dest, &addr);
1830 e6e5906b pbrook
}
1831 e6e5906b pbrook
1832 e6e5906b pbrook
DISAS_INSN(and)
1833 e6e5906b pbrook
{
1834 e1f3808e pbrook
    TCGv src;
1835 e1f3808e pbrook
    TCGv reg;
1836 e1f3808e pbrook
    TCGv dest;
1837 e1f3808e pbrook
    TCGv addr;
1838 e6e5906b pbrook
1839 e6e5906b pbrook
    reg = DREG(insn, 9);
1840 a7812ae4 pbrook
    dest = tcg_temp_new();
1841 e6e5906b pbrook
    if (insn & 0x100) {
1842 510ff0b7 pbrook
        SRC_EA(src, OS_LONG, 0, &addr);
1843 e1f3808e pbrook
        tcg_gen_and_i32(dest, src, reg);
1844 510ff0b7 pbrook
        DEST_EA(insn, OS_LONG, dest, &addr);
1845 e6e5906b pbrook
    } else {
1846 510ff0b7 pbrook
        SRC_EA(src, OS_LONG, 0, NULL);
1847 e1f3808e pbrook
        tcg_gen_and_i32(dest, src, reg);
1848 e1f3808e pbrook
        tcg_gen_mov_i32(reg, dest);
1849 e6e5906b pbrook
    }
1850 e6e5906b pbrook
    gen_logic_cc(s, dest);
1851 e6e5906b pbrook
}
1852 e6e5906b pbrook
1853 e6e5906b pbrook
DISAS_INSN(adda)
1854 e6e5906b pbrook
{
1855 e1f3808e pbrook
    TCGv src;
1856 e1f3808e pbrook
    TCGv reg;
1857 e6e5906b pbrook
1858 510ff0b7 pbrook
    SRC_EA(src, OS_LONG, 0, NULL);
1859 e6e5906b pbrook
    reg = AREG(insn, 9);
1860 e1f3808e pbrook
    tcg_gen_add_i32(reg, reg, src);
1861 e6e5906b pbrook
}
1862 e6e5906b pbrook
1863 e6e5906b pbrook
DISAS_INSN(addx)
1864 e6e5906b pbrook
{
1865 e1f3808e pbrook
    TCGv reg;
1866 e1f3808e pbrook
    TCGv src;
1867 e6e5906b pbrook
1868 e6e5906b pbrook
    gen_flush_flags(s);
1869 e6e5906b pbrook
    reg = DREG(insn, 9);
1870 e6e5906b pbrook
    src = DREG(insn, 0);
1871 e1f3808e pbrook
    gen_helper_addx_cc(reg, cpu_env, reg, src);
1872 e6e5906b pbrook
    s->cc_op = CC_OP_FLAGS;
1873 e6e5906b pbrook
}
1874 e6e5906b pbrook
1875 e1f3808e pbrook
/* TODO: This could be implemented without helper functions.  */
1876 e6e5906b pbrook
DISAS_INSN(shift_im)
1877 e6e5906b pbrook
{
1878 e1f3808e pbrook
    TCGv reg;
1879 e6e5906b pbrook
    int tmp;
1880 e1f3808e pbrook
    TCGv shift;
1881 e6e5906b pbrook
1882 e6e5906b pbrook
    reg = DREG(insn, 0);
1883 e6e5906b pbrook
    tmp = (insn >> 9) & 7;
1884 e6e5906b pbrook
    if (tmp == 0)
1885 e1f3808e pbrook
        tmp = 8;
1886 e1f3808e pbrook
    shift = gen_im32(tmp);
1887 e1f3808e pbrook
    /* No need to flush flags becuse we know we will set C flag.  */
1888 e6e5906b pbrook
    if (insn & 0x100) {
1889 e1f3808e pbrook
        gen_helper_shl_cc(reg, cpu_env, reg, shift);
1890 e6e5906b pbrook
    } else {
1891 e6e5906b pbrook
        if (insn & 8) {
1892 e1f3808e pbrook
            gen_helper_shr_cc(reg, cpu_env, reg, shift);
1893 e6e5906b pbrook
        } else {
1894 e1f3808e pbrook
            gen_helper_sar_cc(reg, cpu_env, reg, shift);
1895 e6e5906b pbrook
        }
1896 e6e5906b pbrook
    }
1897 e1f3808e pbrook
    s->cc_op = CC_OP_SHIFT;
1898 e6e5906b pbrook
}
1899 e6e5906b pbrook
1900 e6e5906b pbrook
DISAS_INSN(shift_reg)
1901 e6e5906b pbrook
{
1902 e1f3808e pbrook
    TCGv reg;
1903 e1f3808e pbrook
    TCGv shift;
1904 e6e5906b pbrook
1905 e6e5906b pbrook
    reg = DREG(insn, 0);
1906 e1f3808e pbrook
    shift = DREG(insn, 9);
1907 e1f3808e pbrook
    /* Shift by zero leaves C flag unmodified.   */
1908 e1f3808e pbrook
    gen_flush_flags(s);
1909 e6e5906b pbrook
    if (insn & 0x100) {
1910 e1f3808e pbrook
        gen_helper_shl_cc(reg, cpu_env, reg, shift);
1911 e6e5906b pbrook
    } else {
1912 e6e5906b pbrook
        if (insn & 8) {
1913 e1f3808e pbrook
            gen_helper_shr_cc(reg, cpu_env, reg, shift);
1914 e6e5906b pbrook
        } else {
1915 e1f3808e pbrook
            gen_helper_sar_cc(reg, cpu_env, reg, shift);
1916 e6e5906b pbrook
        }
1917 e6e5906b pbrook
    }
1918 e1f3808e pbrook
    s->cc_op = CC_OP_SHIFT;
1919 e6e5906b pbrook
}
1920 e6e5906b pbrook
1921 e6e5906b pbrook
DISAS_INSN(ff1)
1922 e6e5906b pbrook
{
1923 e1f3808e pbrook
    TCGv reg;
1924 821f7e76 pbrook
    reg = DREG(insn, 0);
1925 821f7e76 pbrook
    gen_logic_cc(s, reg);
1926 e1f3808e pbrook
    gen_helper_ff1(reg, reg);
1927 e6e5906b pbrook
}
1928 e6e5906b pbrook
1929 e1f3808e pbrook
static TCGv gen_get_sr(DisasContext *s)
1930 0633879f pbrook
{
1931 e1f3808e pbrook
    TCGv ccr;
1932 e1f3808e pbrook
    TCGv sr;
1933 0633879f pbrook
1934 0633879f pbrook
    ccr = gen_get_ccr(s);
1935 a7812ae4 pbrook
    sr = tcg_temp_new();
1936 e1f3808e pbrook
    tcg_gen_andi_i32(sr, QREG_SR, 0xffe0);
1937 e1f3808e pbrook
    tcg_gen_or_i32(sr, sr, ccr);
1938 0633879f pbrook
    return sr;
1939 0633879f pbrook
}
1940 0633879f pbrook
1941 e6e5906b pbrook
DISAS_INSN(strldsr)
1942 e6e5906b pbrook
{
1943 e6e5906b pbrook
    uint16_t ext;
1944 e6e5906b pbrook
    uint32_t addr;
1945 e6e5906b pbrook
1946 e6e5906b pbrook
    addr = s->pc - 2;
1947 0633879f pbrook
    ext = lduw_code(s->pc);
1948 e6e5906b pbrook
    s->pc += 2;
1949 0633879f pbrook
    if (ext != 0x46FC) {
1950 e6e5906b pbrook
        gen_exception(s, addr, EXCP_UNSUPPORTED);
1951 0633879f pbrook
        return;
1952 0633879f pbrook
    }
1953 0633879f pbrook
    ext = lduw_code(s->pc);
1954 0633879f pbrook
    s->pc += 2;
1955 0633879f pbrook
    if (IS_USER(s) || (ext & SR_S) == 0) {
1956 e6e5906b pbrook
        gen_exception(s, addr, EXCP_PRIVILEGE);
1957 0633879f pbrook
        return;
1958 0633879f pbrook
    }
1959 0633879f pbrook
    gen_push(s, gen_get_sr(s));
1960 0633879f pbrook
    gen_set_sr_im(s, ext, 0);
1961 e6e5906b pbrook
}
1962 e6e5906b pbrook
1963 e6e5906b pbrook
DISAS_INSN(move_from_sr)
1964 e6e5906b pbrook
{
1965 e1f3808e pbrook
    TCGv reg;
1966 e1f3808e pbrook
    TCGv sr;
1967 0633879f pbrook
1968 0633879f pbrook
    if (IS_USER(s)) {
1969 0633879f pbrook
        gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
1970 0633879f pbrook
        return;
1971 0633879f pbrook
    }
1972 0633879f pbrook
    sr = gen_get_sr(s);
1973 0633879f pbrook
    reg = DREG(insn, 0);
1974 0633879f pbrook
    gen_partset_reg(OS_WORD, reg, sr);
1975 e6e5906b pbrook
}
1976 e6e5906b pbrook
1977 e6e5906b pbrook
DISAS_INSN(move_to_sr)
1978 e6e5906b pbrook
{
1979 0633879f pbrook
    if (IS_USER(s)) {
1980 0633879f pbrook
        gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
1981 0633879f pbrook
        return;
1982 0633879f pbrook
    }
1983 0633879f pbrook
    gen_set_sr(s, insn, 0);
1984 0633879f pbrook
    gen_lookup_tb(s);
1985 e6e5906b pbrook
}
1986 e6e5906b pbrook
1987 e6e5906b pbrook
DISAS_INSN(move_from_usp)
1988 e6e5906b pbrook
{
1989 0633879f pbrook
    if (IS_USER(s)) {
1990 0633879f pbrook
        gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
1991 0633879f pbrook
        return;
1992 0633879f pbrook
    }
1993 0633879f pbrook
    /* TODO: Implement USP.  */
1994 0633879f pbrook
    gen_exception(s, s->pc - 2, EXCP_ILLEGAL);
1995 e6e5906b pbrook
}
1996 e6e5906b pbrook
1997 e6e5906b pbrook
DISAS_INSN(move_to_usp)
1998 e6e5906b pbrook
{
1999 0633879f pbrook
    if (IS_USER(s)) {
2000 0633879f pbrook
        gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
2001 0633879f pbrook
        return;
2002 0633879f pbrook
    }
2003 0633879f pbrook
    /* TODO: Implement USP.  */
2004 0633879f pbrook
    gen_exception(s, s->pc - 2, EXCP_ILLEGAL);
2005 e6e5906b pbrook
}
2006 e6e5906b pbrook
2007 e6e5906b pbrook
DISAS_INSN(halt)
2008 e6e5906b pbrook
{
2009 e1f3808e pbrook
    gen_exception(s, s->pc, EXCP_HALT_INSN);
2010 e6e5906b pbrook
}
2011 e6e5906b pbrook
2012 e6e5906b pbrook
DISAS_INSN(stop)
2013 e6e5906b pbrook
{
2014 0633879f pbrook
    uint16_t ext;
2015 0633879f pbrook
2016 0633879f pbrook
    if (IS_USER(s)) {
2017 0633879f pbrook
        gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
2018 0633879f pbrook
        return;
2019 0633879f pbrook
    }
2020 0633879f pbrook
2021 0633879f pbrook
    ext = lduw_code(s->pc);
2022 0633879f pbrook
    s->pc += 2;
2023 0633879f pbrook
2024 0633879f pbrook
    gen_set_sr_im(s, ext, 0);
2025 e1f3808e pbrook
    tcg_gen_movi_i32(QREG_HALTED, 1);
2026 e1f3808e pbrook
    gen_exception(s, s->pc, EXCP_HLT);
2027 e6e5906b pbrook
}
2028 e6e5906b pbrook
2029 e6e5906b pbrook
DISAS_INSN(rte)
2030 e6e5906b pbrook
{
2031 0633879f pbrook
    if (IS_USER(s)) {
2032 0633879f pbrook
        gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
2033 0633879f pbrook
        return;
2034 0633879f pbrook
    }
2035 0633879f pbrook
    gen_exception(s, s->pc - 2, EXCP_RTE);
2036 e6e5906b pbrook
}
2037 e6e5906b pbrook
2038 e6e5906b pbrook
DISAS_INSN(movec)
2039 e6e5906b pbrook
{
2040 0633879f pbrook
    uint16_t ext;
2041 e1f3808e pbrook
    TCGv reg;
2042 0633879f pbrook
2043 0633879f pbrook
    if (IS_USER(s)) {
2044 0633879f pbrook
        gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
2045 0633879f pbrook
        return;
2046 0633879f pbrook
    }
2047 0633879f pbrook
2048 0633879f pbrook
    ext = lduw_code(s->pc);
2049 0633879f pbrook
    s->pc += 2;
2050 0633879f pbrook
2051 0633879f pbrook
    if (ext & 0x8000) {
2052 0633879f pbrook
        reg = AREG(ext, 12);
2053 0633879f pbrook
    } else {
2054 0633879f pbrook
        reg = DREG(ext, 12);
2055 0633879f pbrook
    }
2056 e1f3808e pbrook
    gen_helper_movec(cpu_env, tcg_const_i32(ext & 0xfff), reg);
2057 0633879f pbrook
    gen_lookup_tb(s);
2058 e6e5906b pbrook
}
2059 e6e5906b pbrook
2060 e6e5906b pbrook
DISAS_INSN(intouch)
2061 e6e5906b pbrook
{
2062 0633879f pbrook
    if (IS_USER(s)) {
2063 0633879f pbrook
        gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
2064 0633879f pbrook
        return;
2065 0633879f pbrook
    }
2066 0633879f pbrook
    /* ICache fetch.  Implement as no-op.  */
2067 e6e5906b pbrook
}
2068 e6e5906b pbrook
2069 e6e5906b pbrook
DISAS_INSN(cpushl)
2070 e6e5906b pbrook
{
2071 0633879f pbrook
    if (IS_USER(s)) {
2072 0633879f pbrook
        gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
2073 0633879f pbrook
        return;
2074 0633879f pbrook
    }
2075 0633879f pbrook
    /* Cache push/invalidate.  Implement as no-op.  */
2076 e6e5906b pbrook
}
2077 e6e5906b pbrook
2078 e6e5906b pbrook
DISAS_INSN(wddata)
2079 e6e5906b pbrook
{
2080 e6e5906b pbrook
    gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
2081 e6e5906b pbrook
}
2082 e6e5906b pbrook
2083 e6e5906b pbrook
DISAS_INSN(wdebug)
2084 e6e5906b pbrook
{
2085 0633879f pbrook
    if (IS_USER(s)) {
2086 0633879f pbrook
        gen_exception(s, s->pc - 2, EXCP_PRIVILEGE);
2087 0633879f pbrook
        return;
2088 0633879f pbrook
    }
2089 0633879f pbrook
    /* TODO: Implement wdebug.  */
2090 0633879f pbrook
    qemu_assert(0, "WDEBUG not implemented");
2091 e6e5906b pbrook
}
2092 e6e5906b pbrook
2093 e6e5906b pbrook
DISAS_INSN(trap)
2094 e6e5906b pbrook
{
2095 e6e5906b pbrook
    gen_exception(s, s->pc - 2, EXCP_TRAP0 + (insn & 0xf));
2096 e6e5906b pbrook
}
2097 e6e5906b pbrook
2098 e6e5906b pbrook
/* ??? FP exceptions are not implemented.  Most exceptions are deferred until
2099 e6e5906b pbrook
   immediately before the next FP instruction is executed.  */
2100 e6e5906b pbrook
DISAS_INSN(fpu)
2101 e6e5906b pbrook
{
2102 e6e5906b pbrook
    uint16_t ext;
2103 a7812ae4 pbrook
    int32_t offset;
2104 e6e5906b pbrook
    int opmode;
2105 a7812ae4 pbrook
    TCGv_i64 src;
2106 a7812ae4 pbrook
    TCGv_i64 dest;
2107 a7812ae4 pbrook
    TCGv_i64 res;
2108 a7812ae4 pbrook
    TCGv tmp32;
2109 e6e5906b pbrook
    int round;
2110 a7812ae4 pbrook
    int set_dest;
2111 e6e5906b pbrook
    int opsize;
2112 e6e5906b pbrook
2113 0633879f pbrook
    ext = lduw_code(s->pc);
2114 e6e5906b pbrook
    s->pc += 2;
2115 e6e5906b pbrook
    opmode = ext & 0x7f;
2116 e6e5906b pbrook
    switch ((ext >> 13) & 7) {
2117 e6e5906b pbrook
    case 0: case 2:
2118 e6e5906b pbrook
        break;
2119 e6e5906b pbrook
    case 1:
2120 e6e5906b pbrook
        goto undef;
2121 e6e5906b pbrook
    case 3: /* fmove out */
2122 e6e5906b pbrook
        src = FREG(ext, 7);
2123 a7812ae4 pbrook
        tmp32 = tcg_temp_new_i32();
2124 e6e5906b pbrook
        /* fmove */
2125 e6e5906b pbrook
        /* ??? TODO: Proper behavior on overflow.  */
2126 e6e5906b pbrook
        switch ((ext >> 10) & 7) {
2127 e6e5906b pbrook
        case 0:
2128 e6e5906b pbrook
            opsize = OS_LONG;
2129 a7812ae4 pbrook
            gen_helper_f64_to_i32(tmp32, cpu_env, src);
2130 e6e5906b pbrook
            break;
2131 e6e5906b pbrook
        case 1:
2132 e6e5906b pbrook
            opsize = OS_SINGLE;
2133 a7812ae4 pbrook
            gen_helper_f64_to_f32(tmp32, cpu_env, src);
2134 e6e5906b pbrook
            break;
2135 e6e5906b pbrook
        case 4:
2136 e6e5906b pbrook
            opsize = OS_WORD;
2137 a7812ae4 pbrook
            gen_helper_f64_to_i32(tmp32, cpu_env, src);
2138 e6e5906b pbrook
            break;
2139 a7812ae4 pbrook
        case 5: /* OS_DOUBLE */
2140 a7812ae4 pbrook
            tcg_gen_mov_i32(tmp32, AREG(insn, 0));
2141 c59b97aa pbrook
            switch ((insn >> 3) & 7) {
2142 a7812ae4 pbrook
            case 2:
2143 a7812ae4 pbrook
            case 3:
2144 243ee8f7 pbrook
                break;
2145 a7812ae4 pbrook
            case 4:
2146 a7812ae4 pbrook
                tcg_gen_addi_i32(tmp32, tmp32, -8);
2147 a7812ae4 pbrook
                break;
2148 a7812ae4 pbrook
            case 5:
2149 a7812ae4 pbrook
                offset = ldsw_code(s->pc);
2150 a7812ae4 pbrook
                s->pc += 2;
2151 a7812ae4 pbrook
                tcg_gen_addi_i32(tmp32, tmp32, offset);
2152 a7812ae4 pbrook
                break;
2153 a7812ae4 pbrook
            default:
2154 a7812ae4 pbrook
                goto undef;
2155 a7812ae4 pbrook
            }
2156 a7812ae4 pbrook
            gen_store64(s, tmp32, src);
2157 c59b97aa pbrook
            switch ((insn >> 3) & 7) {
2158 a7812ae4 pbrook
            case 3:
2159 a7812ae4 pbrook
                tcg_gen_addi_i32(tmp32, tmp32, 8);
2160 a7812ae4 pbrook
                tcg_gen_mov_i32(AREG(insn, 0), tmp32);
2161 a7812ae4 pbrook
                break;
2162 a7812ae4 pbrook
            case 4:
2163 a7812ae4 pbrook
                tcg_gen_mov_i32(AREG(insn, 0), tmp32);
2164 a7812ae4 pbrook
                break;
2165 a7812ae4 pbrook
            }
2166 a7812ae4 pbrook
            tcg_temp_free_i32(tmp32);
2167 a7812ae4 pbrook
            return;
2168 e6e5906b pbrook
        case 6:
2169 e6e5906b pbrook
            opsize = OS_BYTE;
2170 a7812ae4 pbrook
            gen_helper_f64_to_i32(tmp32, cpu_env, src);
2171 e6e5906b pbrook
            break;
2172 e6e5906b pbrook
        default:
2173 e6e5906b pbrook
            goto undef;
2174 e6e5906b pbrook
        }
2175 a7812ae4 pbrook
        DEST_EA(insn, opsize, tmp32, NULL);
2176 a7812ae4 pbrook
        tcg_temp_free_i32(tmp32);
2177 e6e5906b pbrook
        return;
2178 e6e5906b pbrook
    case 4: /* fmove to control register.  */
2179 e6e5906b pbrook
        switch ((ext >> 10) & 7) {
2180 e6e5906b pbrook
        case 4: /* FPCR */
2181 e6e5906b pbrook
            /* Not implemented.  Ignore writes.  */
2182 e6e5906b pbrook
            break;
2183 e6e5906b pbrook
        case 1: /* FPIAR */
2184 e6e5906b pbrook
        case 2: /* FPSR */
2185 e6e5906b pbrook
        default:
2186 e6e5906b pbrook
            cpu_abort(NULL, "Unimplemented: fmove to control %d",
2187 e6e5906b pbrook
                      (ext >> 10) & 7);
2188 e6e5906b pbrook
        }
2189 e6e5906b pbrook
        break;
2190 e6e5906b pbrook
    case 5: /* fmove from control register.  */
2191 e6e5906b pbrook
        switch ((ext >> 10) & 7) {
2192 e6e5906b pbrook
        case 4: /* FPCR */
2193 e6e5906b pbrook
            /* Not implemented.  Always return zero.  */
2194 a7812ae4 pbrook
            tmp32 = gen_im32(0);
2195 e6e5906b pbrook
            break;
2196 e6e5906b pbrook
        case 1: /* FPIAR */
2197 e6e5906b pbrook
        case 2: /* FPSR */
2198 e6e5906b pbrook
        default:
2199 e6e5906b pbrook
            cpu_abort(NULL, "Unimplemented: fmove from control %d",
2200 e6e5906b pbrook
                      (ext >> 10) & 7);
2201 e6e5906b pbrook
            goto undef;
2202 e6e5906b pbrook
        }
2203 a7812ae4 pbrook
        DEST_EA(insn, OS_LONG, tmp32, NULL);
2204 e6e5906b pbrook
        break;
2205 5fafdf24 ths
    case 6: /* fmovem */
2206 e6e5906b pbrook
    case 7:
2207 e6e5906b pbrook
        {
2208 e1f3808e pbrook
            TCGv addr;
2209 e1f3808e pbrook
            uint16_t mask;
2210 e1f3808e pbrook
            int i;
2211 e1f3808e pbrook
            if ((ext & 0x1f00) != 0x1000 || (ext & 0xff) == 0)
2212 e1f3808e pbrook
                goto undef;
2213 a7812ae4 pbrook
            tmp32 = gen_lea(s, insn, OS_LONG);
2214 a7812ae4 pbrook
            if (IS_NULL_QREG(tmp32)) {
2215 e1f3808e pbrook
                gen_addr_fault(s);
2216 e1f3808e pbrook
                return;
2217 e1f3808e pbrook
            }
2218 a7812ae4 pbrook
            addr = tcg_temp_new_i32();
2219 a7812ae4 pbrook
            tcg_gen_mov_i32(addr, tmp32);
2220 e1f3808e pbrook
            mask = 0x80;
2221 e1f3808e pbrook
            for (i = 0; i < 8; i++) {
2222 e1f3808e pbrook
                if (ext & mask) {
2223 e1f3808e pbrook
                    s->is_mem = 1;
2224 e1f3808e pbrook
                    dest = FREG(i, 0);
2225 e1f3808e pbrook
                    if (ext & (1 << 13)) {
2226 e1f3808e pbrook
                        /* store */
2227 e1f3808e pbrook
                        tcg_gen_qemu_stf64(dest, addr, IS_USER(s));
2228 e1f3808e pbrook
                    } else {
2229 e1f3808e pbrook
                        /* load */
2230 e1f3808e pbrook
                        tcg_gen_qemu_ldf64(dest, addr, IS_USER(s));
2231 e1f3808e pbrook
                    }
2232 e1f3808e pbrook
                    if (ext & (mask - 1))
2233 e1f3808e pbrook
                        tcg_gen_addi_i32(addr, addr, 8);
2234 e6e5906b pbrook
                }
2235 e1f3808e pbrook
                mask >>= 1;
2236 e6e5906b pbrook
            }
2237 18307f26 pbrook
            tcg_temp_free_i32(addr);
2238 e6e5906b pbrook
        }
2239 e6e5906b pbrook
        return;
2240 e6e5906b pbrook
    }
2241 e6e5906b pbrook
    if (ext & (1 << 14)) {
2242 e6e5906b pbrook
        /* Source effective address.  */
2243 e6e5906b pbrook
        switch ((ext >> 10) & 7) {
2244 e6e5906b pbrook
        case 0: opsize = OS_LONG; break;
2245 e6e5906b pbrook
        case 1: opsize = OS_SINGLE; break;
2246 e6e5906b pbrook
        case 4: opsize = OS_WORD; break;
2247 e6e5906b pbrook
        case 5: opsize = OS_DOUBLE; break;
2248 e6e5906b pbrook
        case 6: opsize = OS_BYTE; break;
2249 e6e5906b pbrook
        default:
2250 e6e5906b pbrook
            goto undef;
2251 e6e5906b pbrook
        }
2252 e6e5906b pbrook
        if (opsize == OS_DOUBLE) {
2253 a7812ae4 pbrook
            tmp32 = tcg_temp_new_i32();
2254 a7812ae4 pbrook
            tcg_gen_mov_i32(tmp32, AREG(insn, 0));
2255 c59b97aa pbrook
            switch ((insn >> 3) & 7) {
2256 a7812ae4 pbrook
            case 2:
2257 a7812ae4 pbrook
            case 3:
2258 243ee8f7 pbrook
                break;
2259 a7812ae4 pbrook
            case 4:
2260 a7812ae4 pbrook
                tcg_gen_addi_i32(tmp32, tmp32, -8);
2261 a7812ae4 pbrook
                break;
2262 a7812ae4 pbrook
            case 5:
2263 a7812ae4 pbrook
                offset = ldsw_code(s->pc);
2264 a7812ae4 pbrook
                s->pc += 2;
2265 a7812ae4 pbrook
                tcg_gen_addi_i32(tmp32, tmp32, offset);
2266 a7812ae4 pbrook
                break;
2267 a7812ae4 pbrook
            case 7:
2268 a7812ae4 pbrook
                offset = ldsw_code(s->pc);
2269 a7812ae4 pbrook
                offset += s->pc - 2;
2270 a7812ae4 pbrook
                s->pc += 2;
2271 a7812ae4 pbrook
                tcg_gen_addi_i32(tmp32, tmp32, offset);
2272 a7812ae4 pbrook
                break;
2273 a7812ae4 pbrook
            default:
2274 a7812ae4 pbrook
                goto undef;
2275 a7812ae4 pbrook
            }
2276 a7812ae4 pbrook
            src = gen_load64(s, tmp32);
2277 c59b97aa pbrook
            switch ((insn >> 3) & 7) {
2278 a7812ae4 pbrook
            case 3:
2279 a7812ae4 pbrook
                tcg_gen_addi_i32(tmp32, tmp32, 8);
2280 a7812ae4 pbrook
                tcg_gen_mov_i32(AREG(insn, 0), tmp32);
2281 a7812ae4 pbrook
                break;
2282 a7812ae4 pbrook
            case 4:
2283 a7812ae4 pbrook
                tcg_gen_mov_i32(AREG(insn, 0), tmp32);
2284 a7812ae4 pbrook
                break;
2285 a7812ae4 pbrook
            }
2286 a7812ae4 pbrook
            tcg_temp_free_i32(tmp32);
2287 e6e5906b pbrook
        } else {
2288 a7812ae4 pbrook
            SRC_EA(tmp32, opsize, 1, NULL);
2289 a7812ae4 pbrook
            src = tcg_temp_new_i64();
2290 e6e5906b pbrook
            switch (opsize) {
2291 e6e5906b pbrook
            case OS_LONG:
2292 e6e5906b pbrook
            case OS_WORD:
2293 e6e5906b pbrook
            case OS_BYTE:
2294 a7812ae4 pbrook
                gen_helper_i32_to_f64(src, cpu_env, tmp32);
2295 e6e5906b pbrook
                break;
2296 e6e5906b pbrook
            case OS_SINGLE:
2297 a7812ae4 pbrook
                gen_helper_f32_to_f64(src, cpu_env, tmp32);
2298 e6e5906b pbrook
                break;
2299 e6e5906b pbrook
            }
2300 e6e5906b pbrook
        }
2301 e6e5906b pbrook
    } else {
2302 e6e5906b pbrook
        /* Source register.  */
2303 e6e5906b pbrook
        src = FREG(ext, 10);
2304 e6e5906b pbrook
    }
2305 e6e5906b pbrook
    dest = FREG(ext, 7);
2306 a7812ae4 pbrook
    res = tcg_temp_new_i64();
2307 e6e5906b pbrook
    if (opmode != 0x3a)
2308 e1f3808e pbrook
        tcg_gen_mov_f64(res, dest);
2309 e6e5906b pbrook
    round = 1;
2310 a7812ae4 pbrook
    set_dest = 1;
2311 e6e5906b pbrook
    switch (opmode) {
2312 e6e5906b pbrook
    case 0: case 0x40: case 0x44: /* fmove */
2313 e1f3808e pbrook
        tcg_gen_mov_f64(res, src);
2314 e6e5906b pbrook
        break;
2315 e6e5906b pbrook
    case 1: /* fint */
2316 e1f3808e pbrook
        gen_helper_iround_f64(res, cpu_env, src);
2317 e6e5906b pbrook
        round = 0;
2318 e6e5906b pbrook
        break;
2319 e6e5906b pbrook
    case 3: /* fintrz */
2320 e1f3808e pbrook
        gen_helper_itrunc_f64(res, cpu_env, src);
2321 e6e5906b pbrook
        round = 0;
2322 e6e5906b pbrook
        break;
2323 e6e5906b pbrook
    case 4: case 0x41: case 0x45: /* fsqrt */
2324 e1f3808e pbrook
        gen_helper_sqrt_f64(res, cpu_env, src);
2325 e6e5906b pbrook
        break;
2326 e6e5906b pbrook
    case 0x18: case 0x58: case 0x5c: /* fabs */
2327 e1f3808e pbrook
        gen_helper_abs_f64(res, src);
2328 e6e5906b pbrook
        break;
2329 e6e5906b pbrook
    case 0x1a: case 0x5a: case 0x5e: /* fneg */
2330 e1f3808e pbrook
        gen_helper_chs_f64(res, src);
2331 e6e5906b pbrook
        break;
2332 e6e5906b pbrook
    case 0x20: case 0x60: case 0x64: /* fdiv */
2333 e1f3808e pbrook
        gen_helper_div_f64(res, cpu_env, res, src);
2334 e6e5906b pbrook
        break;
2335 e6e5906b pbrook
    case 0x22: case 0x62: case 0x66: /* fadd */
2336 e1f3808e pbrook
        gen_helper_add_f64(res, cpu_env, res, src);
2337 e6e5906b pbrook
        break;
2338 e6e5906b pbrook
    case 0x23: case 0x63: case 0x67: /* fmul */
2339 e1f3808e pbrook
        gen_helper_mul_f64(res, cpu_env, res, src);
2340 e6e5906b pbrook
        break;
2341 e6e5906b pbrook
    case 0x28: case 0x68: case 0x6c: /* fsub */
2342 e1f3808e pbrook
        gen_helper_sub_f64(res, cpu_env, res, src);
2343 e6e5906b pbrook
        break;
2344 e6e5906b pbrook
    case 0x38: /* fcmp */
2345 e1f3808e pbrook
        gen_helper_sub_cmp_f64(res, cpu_env, res, src);
2346 a7812ae4 pbrook
        set_dest = 0;
2347 e6e5906b pbrook
        round = 0;
2348 e6e5906b pbrook
        break;
2349 e6e5906b pbrook
    case 0x3a: /* ftst */
2350 e1f3808e pbrook
        tcg_gen_mov_f64(res, src);
2351 a7812ae4 pbrook
        set_dest = 0;
2352 e6e5906b pbrook
        round = 0;
2353 e6e5906b pbrook
        break;
2354 e6e5906b pbrook
    default:
2355 e6e5906b pbrook
        goto undef;
2356 e6e5906b pbrook
    }
2357 a7812ae4 pbrook
    if (ext & (1 << 14)) {
2358 a7812ae4 pbrook
        tcg_temp_free_i64(src);
2359 a7812ae4 pbrook
    }
2360 e6e5906b pbrook
    if (round) {
2361 e6e5906b pbrook
        if (opmode & 0x40) {
2362 e6e5906b pbrook
            if ((opmode & 0x4) != 0)
2363 e6e5906b pbrook
                round = 0;
2364 e6e5906b pbrook
        } else if ((s->fpcr & M68K_FPCR_PREC) == 0) {
2365 e6e5906b pbrook
            round = 0;
2366 e6e5906b pbrook
        }
2367 e6e5906b pbrook
    }
2368 e6e5906b pbrook
    if (round) {
2369 a7812ae4 pbrook
        TCGv tmp = tcg_temp_new_i32();
2370 e1f3808e pbrook
        gen_helper_f64_to_f32(tmp, cpu_env, res);
2371 e1f3808e pbrook
        gen_helper_f32_to_f64(res, cpu_env, tmp);
2372 a7812ae4 pbrook
        tcg_temp_free_i32(tmp);
2373 5fafdf24 ths
    }
2374 e1f3808e pbrook
    tcg_gen_mov_f64(QREG_FP_RESULT, res);
2375 a7812ae4 pbrook
    if (set_dest) {
2376 e1f3808e pbrook
        tcg_gen_mov_f64(dest, res);
2377 e6e5906b pbrook
    }
2378 a7812ae4 pbrook
    tcg_temp_free_i64(res);
2379 e6e5906b pbrook
    return;
2380 e6e5906b pbrook
undef:
2381 a7812ae4 pbrook
    /* FIXME: Is this right for offset addressing modes?  */
2382 e6e5906b pbrook
    s->pc -= 2;
2383 e6e5906b pbrook
    disas_undef_fpu(s, insn);
2384 e6e5906b pbrook
}
2385 e6e5906b pbrook
2386 e6e5906b pbrook
DISAS_INSN(fbcc)
2387 e6e5906b pbrook
{
2388 e6e5906b pbrook
    uint32_t offset;
2389 e6e5906b pbrook
    uint32_t addr;
2390 e1f3808e pbrook
    TCGv flag;
2391 e6e5906b pbrook
    int l1;
2392 e6e5906b pbrook
2393 e6e5906b pbrook
    addr = s->pc;
2394 0633879f pbrook
    offset = ldsw_code(s->pc);
2395 e6e5906b pbrook
    s->pc += 2;
2396 e6e5906b pbrook
    if (insn & (1 << 6)) {
2397 0633879f pbrook
        offset = (offset << 16) | lduw_code(s->pc);
2398 e6e5906b pbrook
        s->pc += 2;
2399 e6e5906b pbrook
    }
2400 e6e5906b pbrook
2401 e6e5906b pbrook
    l1 = gen_new_label();
2402 e6e5906b pbrook
    /* TODO: Raise BSUN exception.  */
2403 a7812ae4 pbrook
    flag = tcg_temp_new();
2404 e1f3808e pbrook
    gen_helper_compare_f64(flag, cpu_env, QREG_FP_RESULT);
2405 e6e5906b pbrook
    /* Jump to l1 if condition is true.  */
2406 e6e5906b pbrook
    switch (insn & 0xf) {
2407 e6e5906b pbrook
    case 0: /* f */
2408 e6e5906b pbrook
        break;
2409 e6e5906b pbrook
    case 1: /* eq (=0) */
2410 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_EQ, flag, tcg_const_i32(0), l1);
2411 e6e5906b pbrook
        break;
2412 e6e5906b pbrook
    case 2: /* ogt (=1) */
2413 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_EQ, flag, tcg_const_i32(1), l1);
2414 e6e5906b pbrook
        break;
2415 e6e5906b pbrook
    case 3: /* oge (=0 or =1) */
2416 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_LEU, flag, tcg_const_i32(1), l1);
2417 e6e5906b pbrook
        break;
2418 e6e5906b pbrook
    case 4: /* olt (=-1) */
2419 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_LT, flag, tcg_const_i32(0), l1);
2420 e6e5906b pbrook
        break;
2421 e6e5906b pbrook
    case 5: /* ole (=-1 or =0) */
2422 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_LE, flag, tcg_const_i32(0), l1);
2423 e6e5906b pbrook
        break;
2424 e6e5906b pbrook
    case 6: /* ogl (=-1 or =1) */
2425 e1f3808e pbrook
        tcg_gen_andi_i32(flag, flag, 1);
2426 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_NE, flag, tcg_const_i32(0), l1);
2427 e6e5906b pbrook
        break;
2428 e6e5906b pbrook
    case 7: /* or (=2) */
2429 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_EQ, flag, tcg_const_i32(2), l1);
2430 e6e5906b pbrook
        break;
2431 e6e5906b pbrook
    case 8: /* un (<2) */
2432 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_LT, flag, tcg_const_i32(2), l1);
2433 e6e5906b pbrook
        break;
2434 e6e5906b pbrook
    case 9: /* ueq (=0 or =2) */
2435 e1f3808e pbrook
        tcg_gen_andi_i32(flag, flag, 1);
2436 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_EQ, flag, tcg_const_i32(0), l1);
2437 e6e5906b pbrook
        break;
2438 e6e5906b pbrook
    case 10: /* ugt (>0) */
2439 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_GT, flag, tcg_const_i32(0), l1);
2440 e6e5906b pbrook
        break;
2441 e6e5906b pbrook
    case 11: /* uge (>=0) */
2442 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_GE, flag, tcg_const_i32(0), l1);
2443 e6e5906b pbrook
        break;
2444 e6e5906b pbrook
    case 12: /* ult (=-1 or =2) */
2445 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_GEU, flag, tcg_const_i32(2), l1);
2446 e6e5906b pbrook
        break;
2447 e6e5906b pbrook
    case 13: /* ule (!=1) */
2448 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_NE, flag, tcg_const_i32(1), l1);
2449 e6e5906b pbrook
        break;
2450 e6e5906b pbrook
    case 14: /* ne (!=0) */
2451 e1f3808e pbrook
        tcg_gen_brcond_i32(TCG_COND_NE, flag, tcg_const_i32(0), l1);
2452 e6e5906b pbrook
        break;
2453 e6e5906b pbrook
    case 15: /* t */
2454 e1f3808e pbrook
        tcg_gen_br(l1);
2455 e6e5906b pbrook
        break;
2456 e6e5906b pbrook
    }
2457 e6e5906b pbrook
    gen_jmp_tb(s, 0, s->pc);
2458 e6e5906b pbrook
    gen_set_label(l1);
2459 e6e5906b pbrook
    gen_jmp_tb(s, 1, addr + offset);
2460 e6e5906b pbrook
}
2461 e6e5906b pbrook
2462 0633879f pbrook
DISAS_INSN(frestore)
2463 0633879f pbrook
{
2464 0633879f pbrook
    /* TODO: Implement frestore.  */
2465 0633879f pbrook
    qemu_assert(0, "FRESTORE not implemented");
2466 0633879f pbrook
}
2467 0633879f pbrook
2468 0633879f pbrook
DISAS_INSN(fsave)
2469 0633879f pbrook
{
2470 0633879f pbrook
    /* TODO: Implement fsave.  */
2471 0633879f pbrook
    qemu_assert(0, "FSAVE not implemented");
2472 0633879f pbrook
}
2473 0633879f pbrook
2474 e1f3808e pbrook
static inline TCGv gen_mac_extract_word(DisasContext *s, TCGv val, int upper)
2475 acf930aa pbrook
{
2476 a7812ae4 pbrook
    TCGv tmp = tcg_temp_new();
2477 acf930aa pbrook
    if (s->env->macsr & MACSR_FI) {
2478 acf930aa pbrook
        if (upper)
2479 e1f3808e pbrook
            tcg_gen_andi_i32(tmp, val, 0xffff0000);
2480 acf930aa pbrook
        else
2481 e1f3808e pbrook
            tcg_gen_shli_i32(tmp, val, 16);
2482 acf930aa pbrook
    } else if (s->env->macsr & MACSR_SU) {
2483 acf930aa pbrook
        if (upper)
2484 e1f3808e pbrook
            tcg_gen_sari_i32(tmp, val, 16);
2485 acf930aa pbrook
        else
2486 e1f3808e pbrook
            tcg_gen_ext16s_i32(tmp, val);
2487 acf930aa pbrook
    } else {
2488 acf930aa pbrook
        if (upper)
2489 e1f3808e pbrook
            tcg_gen_shri_i32(tmp, val, 16);
2490 acf930aa pbrook
        else
2491 e1f3808e pbrook
            tcg_gen_ext16u_i32(tmp, val);
2492 acf930aa pbrook
    }
2493 acf930aa pbrook
    return tmp;
2494 acf930aa pbrook
}
2495 acf930aa pbrook
2496 e1f3808e pbrook
static void gen_mac_clear_flags(void)
2497 e1f3808e pbrook
{
2498 e1f3808e pbrook
    tcg_gen_andi_i32(QREG_MACSR, QREG_MACSR,
2499 e1f3808e pbrook
                     ~(MACSR_V | MACSR_Z | MACSR_N | MACSR_EV));
2500 e1f3808e pbrook
}
2501 e1f3808e pbrook
2502 acf930aa pbrook
DISAS_INSN(mac)
2503 acf930aa pbrook
{
2504 e1f3808e pbrook
    TCGv rx;
2505 e1f3808e pbrook
    TCGv ry;
2506 acf930aa pbrook
    uint16_t ext;
2507 acf930aa pbrook
    int acc;
2508 e1f3808e pbrook
    TCGv tmp;
2509 e1f3808e pbrook
    TCGv addr;
2510 e1f3808e pbrook
    TCGv loadval;
2511 acf930aa pbrook
    int dual;
2512 e1f3808e pbrook
    TCGv saved_flags;
2513 e1f3808e pbrook
2514 a7812ae4 pbrook
    if (!s->done_mac) {
2515 a7812ae4 pbrook
        s->mactmp = tcg_temp_new_i64();
2516 a7812ae4 pbrook
        s->done_mac = 1;
2517 a7812ae4 pbrook
    }
2518 acf930aa pbrook
2519 acf930aa pbrook
    ext = lduw_code(s->pc);
2520 acf930aa pbrook
    s->pc += 2;
2521 acf930aa pbrook
2522 acf930aa pbrook
    acc = ((insn >> 7) & 1) | ((ext >> 3) & 2);
2523 acf930aa pbrook
    dual = ((insn & 0x30) != 0 && (ext & 3) != 0);
2524 d315c888 pbrook
    if (dual && !m68k_feature(s->env, M68K_FEATURE_CF_EMAC_B)) {
2525 d315c888 pbrook
        disas_undef(s, insn);
2526 d315c888 pbrook
        return;
2527 d315c888 pbrook
    }
2528 acf930aa pbrook
    if (insn & 0x30) {
2529 acf930aa pbrook
        /* MAC with load.  */
2530 acf930aa pbrook
        tmp = gen_lea(s, insn, OS_LONG);
2531 a7812ae4 pbrook
        addr = tcg_temp_new();
2532 e1f3808e pbrook
        tcg_gen_and_i32(addr, tmp, QREG_MAC_MASK);
2533 acf930aa pbrook
        /* Load the value now to ensure correct exception behavior.
2534 acf930aa pbrook
           Perform writeback after reading the MAC inputs.  */
2535 acf930aa pbrook
        loadval = gen_load(s, OS_LONG, addr, 0);
2536 acf930aa pbrook
2537 acf930aa pbrook
        acc ^= 1;
2538 acf930aa pbrook
        rx = (ext & 0x8000) ? AREG(ext, 12) : DREG(insn, 12);
2539 acf930aa pbrook
        ry = (ext & 8) ? AREG(ext, 0) : DREG(ext, 0);
2540 acf930aa pbrook
    } else {
2541 e1f3808e pbrook
        loadval = addr = NULL_QREG;
2542 acf930aa pbrook
        rx = (insn & 0x40) ? AREG(insn, 9) : DREG(insn, 9);
2543 acf930aa pbrook
        ry = (insn & 8) ? AREG(insn, 0) : DREG(insn, 0);
2544 acf930aa pbrook
    }
2545 acf930aa pbrook
2546 e1f3808e pbrook
    gen_mac_clear_flags();
2547 e1f3808e pbrook
#if 0
2548 acf930aa pbrook
    l1 = -1;
2549 e1f3808e pbrook
    /* Disabled because conditional branches clobber temporary vars.  */
2550 acf930aa pbrook
    if ((s->env->macsr & MACSR_OMC) != 0 && !dual) {
2551 acf930aa pbrook
        /* Skip the multiply if we know we will ignore it.  */
2552 acf930aa pbrook
        l1 = gen_new_label();
2553 a7812ae4 pbrook
        tmp = tcg_temp_new();
2554 e1f3808e pbrook
        tcg_gen_andi_i32(tmp, QREG_MACSR, 1 << (acc + 8));
2555 acf930aa pbrook
        gen_op_jmp_nz32(tmp, l1);
2556 acf930aa pbrook
    }
2557 e1f3808e pbrook
#endif
2558 acf930aa pbrook
2559 acf930aa pbrook
    if ((ext & 0x0800) == 0) {
2560 acf930aa pbrook
        /* Word.  */
2561 acf930aa pbrook
        rx = gen_mac_extract_word(s, rx, (ext & 0x80) != 0);
2562 acf930aa pbrook
        ry = gen_mac_extract_word(s, ry, (ext & 0x40) != 0);
2563 acf930aa pbrook
    }
2564 acf930aa pbrook
    if (s->env->macsr & MACSR_FI) {
2565 e1f3808e pbrook
        gen_helper_macmulf(s->mactmp, cpu_env, rx, ry);
2566 acf930aa pbrook
    } else {
2567 acf930aa pbrook
        if (s->env->macsr & MACSR_SU)
2568 e1f3808e pbrook
            gen_helper_macmuls(s->mactmp, cpu_env, rx, ry);
2569 acf930aa pbrook
        else
2570 e1f3808e pbrook
            gen_helper_macmulu(s->mactmp, cpu_env, rx, ry);
2571 acf930aa pbrook
        switch ((ext >> 9) & 3) {
2572 acf930aa pbrook
        case 1:
2573 e1f3808e pbrook
            tcg_gen_shli_i64(s->mactmp, s->mactmp, 1);
2574 acf930aa pbrook
            break;
2575 acf930aa pbrook
        case 3:
2576 e1f3808e pbrook
            tcg_gen_shri_i64(s->mactmp, s->mactmp, 1);
2577 acf930aa pbrook
            break;
2578 acf930aa pbrook
        }
2579 acf930aa pbrook
    }
2580 acf930aa pbrook
2581 acf930aa pbrook
    if (dual) {
2582 acf930aa pbrook
        /* Save the overflow flag from the multiply.  */
2583 a7812ae4 pbrook
        saved_flags = tcg_temp_new();
2584 e1f3808e pbrook
        tcg_gen_mov_i32(saved_flags, QREG_MACSR);
2585 e1f3808e pbrook
    } else {
2586 e1f3808e pbrook
        saved_flags = NULL_QREG;
2587 acf930aa pbrook
    }
2588 acf930aa pbrook
2589 e1f3808e pbrook
#if 0
2590 e1f3808e pbrook
    /* Disabled because conditional branches clobber temporary vars.  */
2591 acf930aa pbrook
    if ((s->env->macsr & MACSR_OMC) != 0 && dual) {
2592 acf930aa pbrook
        /* Skip the accumulate if the value is already saturated.  */
2593 acf930aa pbrook
        l1 = gen_new_label();
2594 a7812ae4 pbrook
        tmp = tcg_temp_new();
2595 acf930aa pbrook
        gen_op_and32(tmp, QREG_MACSR, gen_im32(MACSR_PAV0 << acc));
2596 acf930aa pbrook
        gen_op_jmp_nz32(tmp, l1);
2597 acf930aa pbrook
    }
2598 e1f3808e pbrook
#endif
2599 acf930aa pbrook
2600 acf930aa pbrook
    if (insn & 0x100)
2601 e1f3808e pbrook
        tcg_gen_sub_i64(MACREG(acc), MACREG(acc), s->mactmp);
2602 acf930aa pbrook
    else
2603 e1f3808e pbrook
        tcg_gen_add_i64(MACREG(acc), MACREG(acc), s->mactmp);
2604 acf930aa pbrook
2605 acf930aa pbrook
    if (s->env->macsr & MACSR_FI)
2606 e1f3808e pbrook
        gen_helper_macsatf(cpu_env, tcg_const_i32(acc));
2607 acf930aa pbrook
    else if (s->env->macsr & MACSR_SU)
2608 e1f3808e pbrook
        gen_helper_macsats(cpu_env, tcg_const_i32(acc));
2609 acf930aa pbrook
    else
2610 e1f3808e pbrook
        gen_helper_macsatu(cpu_env, tcg_const_i32(acc));
2611 acf930aa pbrook
2612 e1f3808e pbrook
#if 0
2613 e1f3808e pbrook
    /* Disabled because conditional branches clobber temporary vars.  */
2614 acf930aa pbrook
    if (l1 != -1)
2615 acf930aa pbrook
        gen_set_label(l1);
2616 e1f3808e pbrook
#endif
2617 acf930aa pbrook
2618 acf930aa pbrook
    if (dual) {
2619 acf930aa pbrook
        /* Dual accumulate variant.  */
2620 acf930aa pbrook
        acc = (ext >> 2) & 3;
2621 acf930aa pbrook
        /* Restore the overflow flag from the multiplier.  */
2622 e1f3808e pbrook
        tcg_gen_mov_i32(QREG_MACSR, saved_flags);
2623 e1f3808e pbrook
#if 0
2624 e1f3808e pbrook
        /* Disabled because conditional branches clobber temporary vars.  */
2625 acf930aa pbrook
        if ((s->env->macsr & MACSR_OMC) != 0) {
2626 acf930aa pbrook
            /* Skip the accumulate if the value is already saturated.  */
2627 acf930aa pbrook
            l1 = gen_new_label();
2628 a7812ae4 pbrook
            tmp = tcg_temp_new();
2629 acf930aa pbrook
            gen_op_and32(tmp, QREG_MACSR, gen_im32(MACSR_PAV0 << acc));
2630 acf930aa pbrook
            gen_op_jmp_nz32(tmp, l1);
2631 acf930aa pbrook
        }
2632 e1f3808e pbrook
#endif
2633 acf930aa pbrook
        if (ext & 2)
2634 e1f3808e pbrook
            tcg_gen_sub_i64(MACREG(acc), MACREG(acc), s->mactmp);
2635 acf930aa pbrook
        else
2636 e1f3808e pbrook
            tcg_gen_add_i64(MACREG(acc), MACREG(acc), s->mactmp);
2637 acf930aa pbrook
        if (s->env->macsr & MACSR_FI)
2638 e1f3808e pbrook
            gen_helper_macsatf(cpu_env, tcg_const_i32(acc));
2639 acf930aa pbrook
        else if (s->env->macsr & MACSR_SU)
2640 e1f3808e pbrook
            gen_helper_macsats(cpu_env, tcg_const_i32(acc));
2641 acf930aa pbrook
        else
2642 e1f3808e pbrook
            gen_helper_macsatu(cpu_env, tcg_const_i32(acc));
2643 e1f3808e pbrook
#if 0
2644 e1f3808e pbrook
        /* Disabled because conditional branches clobber temporary vars.  */
2645 acf930aa pbrook
        if (l1 != -1)
2646 acf930aa pbrook
            gen_set_label(l1);
2647 e1f3808e pbrook
#endif
2648 acf930aa pbrook
    }
2649 e1f3808e pbrook
    gen_helper_mac_set_flags(cpu_env, tcg_const_i32(acc));
2650 acf930aa pbrook
2651 acf930aa pbrook
    if (insn & 0x30) {
2652 e1f3808e pbrook
        TCGv rw;
2653 acf930aa pbrook
        rw = (insn & 0x40) ? AREG(insn, 9) : DREG(insn, 9);
2654 e1f3808e pbrook
        tcg_gen_mov_i32(rw, loadval);
2655 acf930aa pbrook
        /* FIXME: Should address writeback happen with the masked or
2656 acf930aa pbrook
           unmasked value?  */
2657 acf930aa pbrook
        switch ((insn >> 3) & 7) {
2658 acf930aa pbrook
        case 3: /* Post-increment.  */
2659 e1f3808e pbrook
            tcg_gen_addi_i32(AREG(insn, 0), addr, 4);
2660 acf930aa pbrook
            break;
2661 acf930aa pbrook
        case 4: /* Pre-decrement.  */
2662 e1f3808e pbrook
            tcg_gen_mov_i32(AREG(insn, 0), addr);
2663 acf930aa pbrook
        }
2664 acf930aa pbrook
    }
2665 acf930aa pbrook
}
2666 acf930aa pbrook
2667 acf930aa pbrook
DISAS_INSN(from_mac)
2668 acf930aa pbrook
{
2669 e1f3808e pbrook
    TCGv rx;
2670 a7812ae4 pbrook
    TCGv_i64 acc;
2671 e1f3808e pbrook
    int accnum;
2672 acf930aa pbrook
2673 acf930aa pbrook
    rx = (insn & 8) ? AREG(insn, 0) : DREG(insn, 0);
2674 e1f3808e pbrook
    accnum = (insn >> 9) & 3;
2675 e1f3808e pbrook
    acc = MACREG(accnum);
2676 acf930aa pbrook
    if (s->env->macsr & MACSR_FI) {
2677 a7812ae4 pbrook
        gen_helper_get_macf(rx, cpu_env, acc);
2678 acf930aa pbrook
    } else if ((s->env->macsr & MACSR_OMC) == 0) {
2679 e1f3808e pbrook
        tcg_gen_trunc_i64_i32(rx, acc);
2680 acf930aa pbrook
    } else if (s->env->macsr & MACSR_SU) {
2681 e1f3808e pbrook
        gen_helper_get_macs(rx, acc);
2682 acf930aa pbrook
    } else {
2683 e1f3808e pbrook
        gen_helper_get_macu(rx, acc);
2684 e1f3808e pbrook
    }
2685 e1f3808e pbrook
    if (insn & 0x40) {
2686 e1f3808e pbrook
        tcg_gen_movi_i64(acc, 0);
2687 e1f3808e pbrook
        tcg_gen_andi_i32(QREG_MACSR, QREG_MACSR, ~(MACSR_PAV0 << accnum));
2688 acf930aa pbrook
    }
2689 acf930aa pbrook
}
2690 acf930aa pbrook
2691 acf930aa pbrook
DISAS_INSN(move_mac)
2692 acf930aa pbrook
{
2693 e1f3808e pbrook
    /* FIXME: This can be done without a helper.  */
2694 acf930aa pbrook
    int src;
2695 e1f3808e pbrook
    TCGv dest;
2696 acf930aa pbrook
    src = insn & 3;
2697 e1f3808e pbrook
    dest = tcg_const_i32((insn >> 9) & 3);
2698 e1f3808e pbrook
    gen_helper_mac_move(cpu_env, dest, tcg_const_i32(src));
2699 e1f3808e pbrook
    gen_mac_clear_flags();
2700 e1f3808e pbrook
    gen_helper_mac_set_flags(cpu_env, dest);
2701 acf930aa pbrook
}
2702 acf930aa pbrook
2703 acf930aa pbrook
DISAS_INSN(from_macsr)
2704 acf930aa pbrook
{
2705 e1f3808e pbrook
    TCGv reg;
2706 acf930aa pbrook
2707 acf930aa pbrook
    reg = (insn & 8) ? AREG(insn, 0) : DREG(insn, 0);
2708 e1f3808e pbrook
    tcg_gen_mov_i32(reg, QREG_MACSR);
2709 acf930aa pbrook
}
2710 acf930aa pbrook
2711 acf930aa pbrook
DISAS_INSN(from_mask)
2712 acf930aa pbrook
{
2713 e1f3808e pbrook
    TCGv reg;
2714 acf930aa pbrook
    reg = (insn & 8) ? AREG(insn, 0) : DREG(insn, 0);
2715 e1f3808e pbrook
    tcg_gen_mov_i32(reg, QREG_MAC_MASK);
2716 acf930aa pbrook
}
2717 acf930aa pbrook
2718 acf930aa pbrook
DISAS_INSN(from_mext)
2719 acf930aa pbrook
{
2720 e1f3808e pbrook
    TCGv reg;
2721 e1f3808e pbrook
    TCGv acc;
2722 acf930aa pbrook
    reg = (insn & 8) ? AREG(insn, 0) : DREG(insn, 0);
2723 e1f3808e pbrook
    acc = tcg_const_i32((insn & 0x400) ? 2 : 0);
2724 acf930aa pbrook
    if (s->env->macsr & MACSR_FI)
2725 e1f3808e pbrook
        gen_helper_get_mac_extf(reg, cpu_env, acc);
2726 acf930aa pbrook
    else
2727 e1f3808e pbrook
        gen_helper_get_mac_exti(reg, cpu_env, acc);
2728 acf930aa pbrook
}
2729 acf930aa pbrook
2730 acf930aa pbrook
DISAS_INSN(macsr_to_ccr)
2731 acf930aa pbrook
{
2732 e1f3808e pbrook
    tcg_gen_movi_i32(QREG_CC_X, 0);
2733 e1f3808e pbrook
    tcg_gen_andi_i32(QREG_CC_DEST, QREG_MACSR, 0xf);
2734 acf930aa pbrook
    s->cc_op = CC_OP_FLAGS;
2735 acf930aa pbrook
}
2736 acf930aa pbrook
2737 acf930aa pbrook
DISAS_INSN(to_mac)
2738 acf930aa pbrook
{
2739 a7812ae4 pbrook
    TCGv_i64 acc;
2740 e1f3808e pbrook
    TCGv val;
2741 e1f3808e pbrook
    int accnum;
2742 e1f3808e pbrook
    accnum = (insn >> 9) & 3;
2743 e1f3808e pbrook
    acc = MACREG(accnum);
2744 acf930aa pbrook
    SRC_EA(val, OS_LONG, 0, NULL);
2745 acf930aa pbrook
    if (s->env->macsr & MACSR_FI) {
2746 e1f3808e pbrook
        tcg_gen_ext_i32_i64(acc, val);
2747 e1f3808e pbrook
        tcg_gen_shli_i64(acc, acc, 8);
2748 acf930aa pbrook
    } else if (s->env->macsr & MACSR_SU) {
2749 e1f3808e pbrook
        tcg_gen_ext_i32_i64(acc, val);
2750 acf930aa pbrook
    } else {
2751 e1f3808e pbrook
        tcg_gen_extu_i32_i64(acc, val);
2752 acf930aa pbrook
    }
2753 e1f3808e pbrook
    tcg_gen_andi_i32(QREG_MACSR, QREG_MACSR, ~(MACSR_PAV0 << accnum));
2754 e1f3808e pbrook
    gen_mac_clear_flags();
2755 e1f3808e pbrook
    gen_helper_mac_set_flags(cpu_env, tcg_const_i32(accnum));
2756 acf930aa pbrook
}
2757 acf930aa pbrook
2758 acf930aa pbrook
DISAS_INSN(to_macsr)
2759 acf930aa pbrook
{
2760 e1f3808e pbrook
    TCGv val;
2761 acf930aa pbrook
    SRC_EA(val, OS_LONG, 0, NULL);
2762 e1f3808e pbrook
    gen_helper_set_macsr(cpu_env, val);
2763 acf930aa pbrook
    gen_lookup_tb(s);
2764 acf930aa pbrook
}
2765 acf930aa pbrook
2766 acf930aa pbrook
DISAS_INSN(to_mask)
2767 acf930aa pbrook
{
2768 e1f3808e pbrook
    TCGv val;
2769 acf930aa pbrook
    SRC_EA(val, OS_LONG, 0, NULL);
2770 e1f3808e pbrook
    tcg_gen_ori_i32(QREG_MAC_MASK, val, 0xffff0000);
2771 acf930aa pbrook
}
2772 acf930aa pbrook
2773 acf930aa pbrook
DISAS_INSN(to_mext)
2774 acf930aa pbrook
{
2775 e1f3808e pbrook
    TCGv val;
2776 e1f3808e pbrook
    TCGv acc;
2777 acf930aa pbrook
    SRC_EA(val, OS_LONG, 0, NULL);
2778 e1f3808e pbrook
    acc = tcg_const_i32((insn & 0x400) ? 2 : 0);
2779 acf930aa pbrook
    if (s->env->macsr & MACSR_FI)
2780 e1f3808e pbrook
        gen_helper_set_mac_extf(cpu_env, val, acc);
2781 acf930aa pbrook
    else if (s->env->macsr & MACSR_SU)
2782 e1f3808e pbrook
        gen_helper_set_mac_exts(cpu_env, val, acc);
2783 acf930aa pbrook
    else
2784 e1f3808e pbrook
        gen_helper_set_mac_extu(cpu_env, val, acc);
2785 acf930aa pbrook
}
2786 acf930aa pbrook
2787 e6e5906b pbrook
static disas_proc opcode_table[65536];
2788 e6e5906b pbrook
2789 e6e5906b pbrook
static void
2790 e6e5906b pbrook
register_opcode (disas_proc proc, uint16_t opcode, uint16_t mask)
2791 e6e5906b pbrook
{
2792 e6e5906b pbrook
  int i;
2793 e6e5906b pbrook
  int from;
2794 e6e5906b pbrook
  int to;
2795 e6e5906b pbrook
2796 e6e5906b pbrook
  /* Sanity check.  All set bits must be included in the mask.  */
2797 5fc4adf6 pbrook
  if (opcode & ~mask) {
2798 5fc4adf6 pbrook
      fprintf(stderr,
2799 5fc4adf6 pbrook
              "qemu internal error: bogus opcode definition %04x/%04x\n",
2800 5fc4adf6 pbrook
              opcode, mask);
2801 e6e5906b pbrook
      abort();
2802 5fc4adf6 pbrook
  }
2803 e6e5906b pbrook
  /* This could probably be cleverer.  For now just optimize the case where
2804 e6e5906b pbrook
     the top bits are known.  */
2805 e6e5906b pbrook
  /* Find the first zero bit in the mask.  */
2806 e6e5906b pbrook
  i = 0x8000;
2807 e6e5906b pbrook
  while ((i & mask) != 0)
2808 e6e5906b pbrook
      i >>= 1;
2809 e6e5906b pbrook
  /* Iterate over all combinations of this and lower bits.  */
2810 e6e5906b pbrook
  if (i == 0)
2811 e6e5906b pbrook
      i = 1;
2812 e6e5906b pbrook
  else
2813 e6e5906b pbrook
      i <<= 1;
2814 e6e5906b pbrook
  from = opcode & ~(i - 1);
2815 e6e5906b pbrook
  to = from + i;
2816 0633879f pbrook
  for (i = from; i < to; i++) {
2817 e6e5906b pbrook
      if ((i & mask) == opcode)
2818 e6e5906b pbrook
          opcode_table[i] = proc;
2819 0633879f pbrook
  }
2820 e6e5906b pbrook
}
2821 e6e5906b pbrook
2822 e6e5906b pbrook
/* Register m68k opcode handlers.  Order is important.
2823 e6e5906b pbrook
   Later insn override earlier ones.  */
2824 0402f767 pbrook
void register_m68k_insns (CPUM68KState *env)
2825 e6e5906b pbrook
{
2826 d315c888 pbrook
#define INSN(name, opcode, mask, feature) do { \
2827 0402f767 pbrook
    if (m68k_feature(env, M68K_FEATURE_##feature)) \
2828 d315c888 pbrook
        register_opcode(disas_##name, 0x##opcode, 0x##mask); \
2829 d315c888 pbrook
    } while(0)
2830 0402f767 pbrook
    INSN(undef,     0000, 0000, CF_ISA_A);
2831 0402f767 pbrook
    INSN(arith_im,  0080, fff8, CF_ISA_A);
2832 d315c888 pbrook
    INSN(bitrev,    00c0, fff8, CF_ISA_APLUSC);
2833 0402f767 pbrook
    INSN(bitop_reg, 0100, f1c0, CF_ISA_A);
2834 0402f767 pbrook
    INSN(bitop_reg, 0140, f1c0, CF_ISA_A);
2835 0402f767 pbrook
    INSN(bitop_reg, 0180, f1c0, CF_ISA_A);
2836 0402f767 pbrook
    INSN(bitop_reg, 01c0, f1c0, CF_ISA_A);
2837 0402f767 pbrook
    INSN(arith_im,  0280, fff8, CF_ISA_A);
2838 d315c888 pbrook
    INSN(byterev,   02c0, fff8, CF_ISA_APLUSC);
2839 0402f767 pbrook
    INSN(arith_im,  0480, fff8, CF_ISA_A);
2840 d315c888 pbrook
    INSN(ff1,       04c0, fff8, CF_ISA_APLUSC);
2841 0402f767 pbrook
    INSN(arith_im,  0680, fff8, CF_ISA_A);
2842 0402f767 pbrook
    INSN(bitop_im,  0800, ffc0, CF_ISA_A);
2843 0402f767 pbrook
    INSN(bitop_im,  0840, ffc0, CF_ISA_A);
2844 0402f767 pbrook
    INSN(bitop_im,  0880, ffc0, CF_ISA_A);
2845 0402f767 pbrook
    INSN(bitop_im,  08c0, ffc0, CF_ISA_A);
2846 0402f767 pbrook
    INSN(arith_im,  0a80, fff8, CF_ISA_A);
2847 0402f767 pbrook
    INSN(arith_im,  0c00, ff38, CF_ISA_A);
2848 0402f767 pbrook
    INSN(move,      1000, f000, CF_ISA_A);
2849 0402f767 pbrook
    INSN(move,      2000, f000, CF_ISA_A);
2850 0402f767 pbrook
    INSN(move,      3000, f000, CF_ISA_A);
2851 d315c888 pbrook
    INSN(strldsr,   40e7, ffff, CF_ISA_APLUSC);
2852 0402f767 pbrook
    INSN(negx,      4080, fff8, CF_ISA_A);
2853 0402f767 pbrook
    INSN(move_from_sr, 40c0, fff8, CF_ISA_A);
2854 0402f767 pbrook
    INSN(lea,       41c0, f1c0, CF_ISA_A);
2855 0402f767 pbrook
    INSN(clr,       4200, ff00, CF_ISA_A);
2856 0402f767 pbrook
    INSN(undef,     42c0, ffc0, CF_ISA_A);
2857 0402f767 pbrook
    INSN(move_from_ccr, 42c0, fff8, CF_ISA_A);
2858 0402f767 pbrook
    INSN(neg,       4480, fff8, CF_ISA_A);
2859 0402f767 pbrook
    INSN(move_to_ccr, 44c0, ffc0, CF_ISA_A);
2860 0402f767 pbrook
    INSN(not,       4680, fff8, CF_ISA_A);
2861 0402f767 pbrook
    INSN(move_to_sr, 46c0, ffc0, CF_ISA_A);
2862 0402f767 pbrook
    INSN(pea,       4840, ffc0, CF_ISA_A);
2863 0402f767 pbrook
    INSN(swap,      4840, fff8, CF_ISA_A);
2864 0402f767 pbrook
    INSN(movem,     48c0, fbc0, CF_ISA_A);
2865 0402f767 pbrook
    INSN(ext,       4880, fff8, CF_ISA_A);
2866 0402f767 pbrook
    INSN(ext,       48c0, fff8, CF_ISA_A);
2867 0402f767 pbrook
    INSN(ext,       49c0, fff8, CF_ISA_A);
2868 0402f767 pbrook
    INSN(tst,       4a00, ff00, CF_ISA_A);
2869 0402f767 pbrook
    INSN(tas,       4ac0, ffc0, CF_ISA_B);
2870 0402f767 pbrook
    INSN(halt,      4ac8, ffff, CF_ISA_A);
2871 0402f767 pbrook
    INSN(pulse,     4acc, ffff, CF_ISA_A);
2872 0402f767 pbrook
    INSN(illegal,   4afc, ffff, CF_ISA_A);
2873 0402f767 pbrook
    INSN(mull,      4c00, ffc0, CF_ISA_A);
2874 0402f767 pbrook
    INSN(divl,      4c40, ffc0, CF_ISA_A);
2875 0402f767 pbrook
    INSN(sats,      4c80, fff8, CF_ISA_B);
2876 0402f767 pbrook
    INSN(trap,      4e40, fff0, CF_ISA_A);
2877 0402f767 pbrook
    INSN(link,      4e50, fff8, CF_ISA_A);
2878 0402f767 pbrook
    INSN(unlk,      4e58, fff8, CF_ISA_A);
2879 20dcee94 pbrook
    INSN(move_to_usp, 4e60, fff8, USP);
2880 20dcee94 pbrook
    INSN(move_from_usp, 4e68, fff8, USP);
2881 0402f767 pbrook
    INSN(nop,       4e71, ffff, CF_ISA_A);
2882 0402f767 pbrook
    INSN(stop,      4e72, ffff, CF_ISA_A);
2883 0402f767 pbrook
    INSN(rte,       4e73, ffff, CF_ISA_A);
2884 0402f767 pbrook
    INSN(rts,       4e75, ffff, CF_ISA_A);
2885 0402f767 pbrook
    INSN(movec,     4e7b, ffff, CF_ISA_A);
2886 0402f767 pbrook
    INSN(jump,      4e80, ffc0, CF_ISA_A);
2887 0402f767 pbrook
    INSN(jump,      4ec0, ffc0, CF_ISA_A);
2888 0402f767 pbrook
    INSN(addsubq,   5180, f1c0, CF_ISA_A);
2889 0402f767 pbrook
    INSN(scc,       50c0, f0f8, CF_ISA_A);
2890 0402f767 pbrook
    INSN(addsubq,   5080, f1c0, CF_ISA_A);
2891 0402f767 pbrook
    INSN(tpf,       51f8, fff8, CF_ISA_A);
2892 d315c888 pbrook
2893 d315c888 pbrook
    /* Branch instructions.  */
2894 0402f767 pbrook
    INSN(branch,    6000, f000, CF_ISA_A);
2895 d315c888 pbrook
    /* Disable long branch instructions, then add back the ones we want.  */
2896 d315c888 pbrook
    INSN(undef,     60ff, f0ff, CF_ISA_A); /* All long branches.  */
2897 d315c888 pbrook
    INSN(branch,    60ff, f0ff, CF_ISA_B);
2898 d315c888 pbrook
    INSN(undef,     60ff, ffff, CF_ISA_B); /* bra.l */
2899 d315c888 pbrook
    INSN(branch,    60ff, ffff, BRAL);
2900 d315c888 pbrook
2901 0402f767 pbrook
    INSN(moveq,     7000, f100, CF_ISA_A);
2902 0402f767 pbrook
    INSN(mvzs,      7100, f100, CF_ISA_B);
2903 0402f767 pbrook
    INSN(or,        8000, f000, CF_ISA_A);
2904 0402f767 pbrook
    INSN(divw,      80c0, f0c0, CF_ISA_A);
2905 0402f767 pbrook
    INSN(addsub,    9000, f000, CF_ISA_A);
2906 0402f767 pbrook
    INSN(subx,      9180, f1f8, CF_ISA_A);
2907 0402f767 pbrook
    INSN(suba,      91c0, f1c0, CF_ISA_A);
2908 acf930aa pbrook
2909 0402f767 pbrook
    INSN(undef_mac, a000, f000, CF_ISA_A);
2910 acf930aa pbrook
    INSN(mac,       a000, f100, CF_EMAC);
2911 acf930aa pbrook
    INSN(from_mac,  a180, f9b0, CF_EMAC);
2912 acf930aa pbrook
    INSN(move_mac,  a110, f9fc, CF_EMAC);
2913 acf930aa pbrook
    INSN(from_macsr,a980, f9f0, CF_EMAC);
2914 acf930aa pbrook
    INSN(from_mask, ad80, fff0, CF_EMAC);
2915 acf930aa pbrook
    INSN(from_mext, ab80, fbf0, CF_EMAC);
2916 acf930aa pbrook
    INSN(macsr_to_ccr, a9c0, ffff, CF_EMAC);
2917 acf930aa pbrook
    INSN(to_mac,    a100, f9c0, CF_EMAC);
2918 acf930aa pbrook
    INSN(to_macsr,  a900, ffc0, CF_EMAC);
2919 acf930aa pbrook
    INSN(to_mext,   ab00, fbc0, CF_EMAC);
2920 acf930aa pbrook
    INSN(to_mask,   ad00, ffc0, CF_EMAC);
2921 acf930aa pbrook
2922 0402f767 pbrook
    INSN(mov3q,     a140, f1c0, CF_ISA_B);
2923 0402f767 pbrook
    INSN(cmp,       b000, f1c0, CF_ISA_B); /* cmp.b */
2924 0402f767 pbrook
    INSN(cmp,       b040, f1c0, CF_ISA_B); /* cmp.w */
2925 0402f767 pbrook
    INSN(cmpa,      b0c0, f1c0, CF_ISA_B); /* cmpa.w */
2926 0402f767 pbrook
    INSN(cmp,       b080, f1c0, CF_ISA_A);
2927 0402f767 pbrook
    INSN(cmpa,      b1c0, f1c0, CF_ISA_A);
2928 0402f767 pbrook
    INSN(eor,       b180, f1c0, CF_ISA_A);
2929 0402f767 pbrook
    INSN(and,       c000, f000, CF_ISA_A);
2930 0402f767 pbrook
    INSN(mulw,      c0c0, f0c0, CF_ISA_A);
2931 0402f767 pbrook
    INSN(addsub,    d000, f000, CF_ISA_A);
2932 0402f767 pbrook
    INSN(addx,      d180, f1f8, CF_ISA_A);
2933 0402f767 pbrook
    INSN(adda,      d1c0, f1c0, CF_ISA_A);
2934 0402f767 pbrook
    INSN(shift_im,  e080, f0f0, CF_ISA_A);
2935 0402f767 pbrook
    INSN(shift_reg, e0a0, f0f0, CF_ISA_A);
2936 0402f767 pbrook
    INSN(undef_fpu, f000, f000, CF_ISA_A);
2937 e6e5906b pbrook
    INSN(fpu,       f200, ffc0, CF_FPU);
2938 e6e5906b pbrook
    INSN(fbcc,      f280, ffc0, CF_FPU);
2939 0633879f pbrook
    INSN(frestore,  f340, ffc0, CF_FPU);
2940 0633879f pbrook
    INSN(fsave,     f340, ffc0, CF_FPU);
2941 0402f767 pbrook
    INSN(intouch,   f340, ffc0, CF_ISA_A);
2942 0402f767 pbrook
    INSN(cpushl,    f428, ff38, CF_ISA_A);
2943 0402f767 pbrook
    INSN(wddata,    fb00, ff00, CF_ISA_A);
2944 0402f767 pbrook
    INSN(wdebug,    fbc0, ffc0, CF_ISA_A);
2945 e6e5906b pbrook
#undef INSN
2946 e6e5906b pbrook
}
2947 e6e5906b pbrook
2948 e6e5906b pbrook
/* ??? Some of this implementation is not exception safe.  We should always
2949 e6e5906b pbrook
   write back the result to memory before setting the condition codes.  */
2950 e6e5906b pbrook
static void disas_m68k_insn(CPUState * env, DisasContext *s)
2951 e6e5906b pbrook
{
2952 e6e5906b pbrook
    uint16_t insn;
2953 e6e5906b pbrook
2954 0633879f pbrook
    insn = lduw_code(s->pc);
2955 e6e5906b pbrook
    s->pc += 2;
2956 e6e5906b pbrook
2957 e6e5906b pbrook
    opcode_table[insn](s, insn);
2958 e6e5906b pbrook
}
2959 e6e5906b pbrook
2960 e6e5906b pbrook
/* generate intermediate code for basic block 'tb'.  */
2961 2cfc5f17 ths
static inline void
2962 820e00f2 ths
gen_intermediate_code_internal(CPUState *env, TranslationBlock *tb,
2963 820e00f2 ths
                               int search_pc)
2964 e6e5906b pbrook
{
2965 e6e5906b pbrook
    DisasContext dc1, *dc = &dc1;
2966 e6e5906b pbrook
    uint16_t *gen_opc_end;
2967 a1d1bb31 aliguori
    CPUBreakpoint *bp;
2968 e6e5906b pbrook
    int j, lj;
2969 e6e5906b pbrook
    target_ulong pc_start;
2970 e6e5906b pbrook
    int pc_offset;
2971 2e70f6ef pbrook
    int num_insns;
2972 2e70f6ef pbrook
    int max_insns;
2973 e6e5906b pbrook
2974 e6e5906b pbrook
    /* generate intermediate code */
2975 e6e5906b pbrook
    pc_start = tb->pc;
2976 3b46e624 ths
2977 e6e5906b pbrook
    dc->tb = tb;
2978 e6e5906b pbrook
2979 e6e5906b pbrook
    gen_opc_end = gen_opc_buf + OPC_MAX_SIZE;
2980 e6e5906b pbrook
2981 e6dbd3b3 pbrook
    dc->env = env;
2982 e6e5906b pbrook
    dc->is_jmp = DISAS_NEXT;
2983 e6e5906b pbrook
    dc->pc = pc_start;
2984 e6e5906b pbrook
    dc->cc_op = CC_OP_DYNAMIC;
2985 e6e5906b pbrook
    dc->singlestep_enabled = env->singlestep_enabled;
2986 e6e5906b pbrook
    dc->fpcr = env->fpcr;
2987 0633879f pbrook
    dc->user = (env->sr & SR_S) == 0;
2988 c9bac22c pbrook
    dc->is_mem = 0;
2989 a7812ae4 pbrook
    dc->done_mac = 0;
2990 e6e5906b pbrook
    lj = -1;
2991 2e70f6ef pbrook
    num_insns = 0;
2992 2e70f6ef pbrook
    max_insns = tb->cflags & CF_COUNT_MASK;
2993 2e70f6ef pbrook
    if (max_insns == 0)
2994 2e70f6ef pbrook
        max_insns = CF_COUNT_MASK;
2995 2e70f6ef pbrook
2996 2e70f6ef pbrook
    gen_icount_start();
2997 e6e5906b pbrook
    do {
2998 e6e5906b pbrook
        pc_offset = dc->pc - pc_start;
2999 e6e5906b pbrook
        gen_throws_exception = NULL;
3000 72cf2d4f Blue Swirl
        if (unlikely(!QTAILQ_EMPTY(&env->breakpoints))) {
3001 72cf2d4f Blue Swirl
            QTAILQ_FOREACH(bp, &env->breakpoints, entry) {
3002 a1d1bb31 aliguori
                if (bp->pc == dc->pc) {
3003 e6e5906b pbrook
                    gen_exception(dc, dc->pc, EXCP_DEBUG);
3004 e6e5906b pbrook
                    dc->is_jmp = DISAS_JUMP;
3005 e6e5906b pbrook
                    break;
3006 e6e5906b pbrook
                }
3007 e6e5906b pbrook
            }
3008 e6e5906b pbrook
            if (dc->is_jmp)
3009 e6e5906b pbrook
                break;
3010 e6e5906b pbrook
        }
3011 e6e5906b pbrook
        if (search_pc) {
3012 e6e5906b pbrook
            j = gen_opc_ptr - gen_opc_buf;
3013 e6e5906b pbrook
            if (lj < j) {
3014 e6e5906b pbrook
                lj++;
3015 e6e5906b pbrook
                while (lj < j)
3016 e6e5906b pbrook
                    gen_opc_instr_start[lj++] = 0;
3017 e6e5906b pbrook
            }
3018 e6e5906b pbrook
            gen_opc_pc[lj] = dc->pc;
3019 e6e5906b pbrook
            gen_opc_instr_start[lj] = 1;
3020 2e70f6ef pbrook
            gen_opc_icount[lj] = num_insns;
3021 e6e5906b pbrook
        }
3022 2e70f6ef pbrook
        if (num_insns + 1 == max_insns && (tb->cflags & CF_LAST_IO))
3023 2e70f6ef pbrook
            gen_io_start();
3024 510ff0b7 pbrook
        dc->insn_pc = dc->pc;
3025 e6e5906b pbrook
        disas_m68k_insn(env, dc);
3026 2e70f6ef pbrook
        num_insns++;
3027 e6e5906b pbrook
    } while (!dc->is_jmp && gen_opc_ptr < gen_opc_end &&
3028 e6e5906b pbrook
             !env->singlestep_enabled &&
3029 1b530a6d aurel32
             !singlestep &&
3030 2e70f6ef pbrook
             (pc_offset) < (TARGET_PAGE_SIZE - 32) &&
3031 2e70f6ef pbrook
             num_insns < max_insns);
3032 e6e5906b pbrook
3033 2e70f6ef pbrook
    if (tb->cflags & CF_LAST_IO)
3034 2e70f6ef pbrook
        gen_io_end();
3035 551bd27f ths
    if (unlikely(env->singlestep_enabled)) {
3036 e6e5906b pbrook
        /* Make sure the pc is updated, and raise a debug exception.  */
3037 e6e5906b pbrook
        if (!dc->is_jmp) {
3038 e6e5906b pbrook
            gen_flush_cc_op(dc);
3039 e1f3808e pbrook
            tcg_gen_movi_i32(QREG_PC, dc->pc);
3040 e6e5906b pbrook
        }
3041 e1f3808e pbrook
        gen_helper_raise_exception(tcg_const_i32(EXCP_DEBUG));
3042 e6e5906b pbrook
    } else {
3043 e6e5906b pbrook
        switch(dc->is_jmp) {
3044 e6e5906b pbrook
        case DISAS_NEXT:
3045 e6e5906b pbrook
            gen_flush_cc_op(dc);
3046 e6e5906b pbrook
            gen_jmp_tb(dc, 0, dc->pc);
3047 e6e5906b pbrook
            break;
3048 e6e5906b pbrook
        default:
3049 e6e5906b pbrook
        case DISAS_JUMP:
3050 e6e5906b pbrook
        case DISAS_UPDATE:
3051 e6e5906b pbrook
            gen_flush_cc_op(dc);
3052 e6e5906b pbrook
            /* indicate that the hash table must be used to find the next TB */
3053 57fec1fe bellard
            tcg_gen_exit_tb(0);
3054 e6e5906b pbrook
            break;
3055 e6e5906b pbrook
        case DISAS_TB_JUMP:
3056 e6e5906b pbrook
            /* nothing more to generate */
3057 e6e5906b pbrook
            break;
3058 e6e5906b pbrook
        }
3059 e6e5906b pbrook
    }
3060 2e70f6ef pbrook
    gen_icount_end(tb, num_insns);
3061 e6e5906b pbrook
    *gen_opc_ptr = INDEX_op_end;
3062 e6e5906b pbrook
3063 e6e5906b pbrook
#ifdef DEBUG_DISAS
3064 8fec2b8c aliguori
    if (qemu_loglevel_mask(CPU_LOG_TB_IN_ASM)) {
3065 93fcfe39 aliguori
        qemu_log("----------------\n");
3066 93fcfe39 aliguori
        qemu_log("IN: %s\n", lookup_symbol(pc_start));
3067 93fcfe39 aliguori
        log_target_disas(pc_start, dc->pc - pc_start, 0);
3068 93fcfe39 aliguori
        qemu_log("\n");
3069 e6e5906b pbrook
    }
3070 e6e5906b pbrook
#endif
3071 e6e5906b pbrook
    if (search_pc) {
3072 e6e5906b pbrook
        j = gen_opc_ptr - gen_opc_buf;
3073 e6e5906b pbrook
        lj++;
3074 e6e5906b pbrook
        while (lj <= j)
3075 e6e5906b pbrook
            gen_opc_instr_start[lj++] = 0;
3076 e6e5906b pbrook
    } else {
3077 e6e5906b pbrook
        tb->size = dc->pc - pc_start;
3078 2e70f6ef pbrook
        tb->icount = num_insns;
3079 e6e5906b pbrook
    }
3080 e6e5906b pbrook
3081 e6e5906b pbrook
    //optimize_flags();
3082 e6e5906b pbrook
    //expand_target_qops();
3083 e6e5906b pbrook
}
3084 e6e5906b pbrook
3085 2cfc5f17 ths
void gen_intermediate_code(CPUState *env, TranslationBlock *tb)
3086 e6e5906b pbrook
{
3087 2cfc5f17 ths
    gen_intermediate_code_internal(env, tb, 0);
3088 e6e5906b pbrook
}
3089 e6e5906b pbrook
3090 2cfc5f17 ths
void gen_intermediate_code_pc(CPUState *env, TranslationBlock *tb)
3091 e6e5906b pbrook
{
3092 2cfc5f17 ths
    gen_intermediate_code_internal(env, tb, 1);
3093 e6e5906b pbrook
}
3094 e6e5906b pbrook
3095 5fafdf24 ths
void cpu_dump_state(CPUState *env, FILE *f,
3096 e6e5906b pbrook
                    int (*cpu_fprintf)(FILE *f, const char *fmt, ...),
3097 e6e5906b pbrook
                    int flags)
3098 e6e5906b pbrook
{
3099 e6e5906b pbrook
    int i;
3100 e6e5906b pbrook
    uint16_t sr;
3101 e6e5906b pbrook
    CPU_DoubleU u;
3102 e6e5906b pbrook
    for (i = 0; i < 8; i++)
3103 e6e5906b pbrook
      {
3104 e6e5906b pbrook
        u.d = env->fregs[i];
3105 e6e5906b pbrook
        cpu_fprintf (f, "D%d = %08x   A%d = %08x   F%d = %08x%08x (%12g)\n",
3106 e6e5906b pbrook
                     i, env->dregs[i], i, env->aregs[i],
3107 8fc7cc58 pbrook
                     i, u.l.upper, u.l.lower, *(double *)&u.d);
3108 e6e5906b pbrook
      }
3109 e6e5906b pbrook
    cpu_fprintf (f, "PC = %08x   ", env->pc);
3110 e6e5906b pbrook
    sr = env->sr;
3111 e6e5906b pbrook
    cpu_fprintf (f, "SR = %04x %c%c%c%c%c ", sr, (sr & 0x10) ? 'X' : '-',
3112 e6e5906b pbrook
                 (sr & CCF_N) ? 'N' : '-', (sr & CCF_Z) ? 'Z' : '-',
3113 e6e5906b pbrook
                 (sr & CCF_V) ? 'V' : '-', (sr & CCF_C) ? 'C' : '-');
3114 8fc7cc58 pbrook
    cpu_fprintf (f, "FPRESULT = %12g\n", *(double *)&env->fp_result);
3115 e6e5906b pbrook
}
3116 e6e5906b pbrook
3117 d2856f1a aurel32
void gen_pc_load(CPUState *env, TranslationBlock *tb,
3118 d2856f1a aurel32
                unsigned long searched_pc, int pc_pos, void *puc)
3119 d2856f1a aurel32
{
3120 d2856f1a aurel32
    env->pc = gen_opc_pc[pc_pos];
3121 d2856f1a aurel32
}