Statistics
| Branch: | Revision:

root / hw / esp-pci.c @ 83c9f4ca

History | View | Annotate | Download (14.3 kB)

1 aebcf56f Hervé Poussineau
/*
2 aebcf56f Hervé Poussineau
 * QEMU ESP/NCR53C9x emulation
3 aebcf56f Hervé Poussineau
 *
4 aebcf56f Hervé Poussineau
 * Copyright (c) 2005-2006 Fabrice Bellard
5 aebcf56f Hervé Poussineau
 * Copyright (c) 2012 Herve Poussineau
6 aebcf56f Hervé Poussineau
 *
7 aebcf56f Hervé Poussineau
 * Permission is hereby granted, free of charge, to any person obtaining a copy
8 aebcf56f Hervé Poussineau
 * of this software and associated documentation files (the "Software"), to deal
9 aebcf56f Hervé Poussineau
 * in the Software without restriction, including without limitation the rights
10 aebcf56f Hervé Poussineau
 * to use, copy, modify, merge, publish, distribute, sublicense, and/or sell
11 aebcf56f Hervé Poussineau
 * copies of the Software, and to permit persons to whom the Software is
12 aebcf56f Hervé Poussineau
 * furnished to do so, subject to the following conditions:
13 aebcf56f Hervé Poussineau
 *
14 aebcf56f Hervé Poussineau
 * The above copyright notice and this permission notice shall be included in
15 aebcf56f Hervé Poussineau
 * all copies or substantial portions of the Software.
16 aebcf56f Hervé Poussineau
 *
17 aebcf56f Hervé Poussineau
 * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
18 aebcf56f Hervé Poussineau
 * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
19 aebcf56f Hervé Poussineau
 * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT. IN NO EVENT SHALL
20 aebcf56f Hervé Poussineau
 * THE AUTHORS OR COPYRIGHT HOLDERS BE LIABLE FOR ANY CLAIM, DAMAGES OR OTHER
21 aebcf56f Hervé Poussineau
 * LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE, ARISING FROM,
22 aebcf56f Hervé Poussineau
 * OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR OTHER DEALINGS IN
23 aebcf56f Hervé Poussineau
 * THE SOFTWARE.
24 aebcf56f Hervé Poussineau
 */
25 aebcf56f Hervé Poussineau
26 83c9f4ca Paolo Bonzini
#include "hw/pci/pci.h"
27 83c9f4ca Paolo Bonzini
#include "hw/eeprom93xx.h"
28 83c9f4ca Paolo Bonzini
#include "hw/esp.h"
29 aebcf56f Hervé Poussineau
#include "trace.h"
30 1de7afc9 Paolo Bonzini
#include "qemu/log.h"
31 aebcf56f Hervé Poussineau
32 cea936b1 Hervé Poussineau
#define TYPE_AM53C974_DEVICE "am53c974"
33 cea936b1 Hervé Poussineau
34 aebcf56f Hervé Poussineau
#define DMA_CMD   0x0
35 aebcf56f Hervé Poussineau
#define DMA_STC   0x1
36 aebcf56f Hervé Poussineau
#define DMA_SPA   0x2
37 aebcf56f Hervé Poussineau
#define DMA_WBC   0x3
38 aebcf56f Hervé Poussineau
#define DMA_WAC   0x4
39 aebcf56f Hervé Poussineau
#define DMA_STAT  0x5
40 aebcf56f Hervé Poussineau
#define DMA_SMDLA 0x6
41 aebcf56f Hervé Poussineau
#define DMA_WMAC  0x7
42 aebcf56f Hervé Poussineau
43 aebcf56f Hervé Poussineau
#define DMA_CMD_MASK   0x03
44 aebcf56f Hervé Poussineau
#define DMA_CMD_DIAG   0x04
45 aebcf56f Hervé Poussineau
#define DMA_CMD_MDL    0x10
46 aebcf56f Hervé Poussineau
#define DMA_CMD_INTE_P 0x20
47 aebcf56f Hervé Poussineau
#define DMA_CMD_INTE_D 0x40
48 aebcf56f Hervé Poussineau
#define DMA_CMD_DIR    0x80
49 aebcf56f Hervé Poussineau
50 aebcf56f Hervé Poussineau
#define DMA_STAT_PWDN    0x01
51 aebcf56f Hervé Poussineau
#define DMA_STAT_ERROR   0x02
52 aebcf56f Hervé Poussineau
#define DMA_STAT_ABORT   0x04
53 aebcf56f Hervé Poussineau
#define DMA_STAT_DONE    0x08
54 aebcf56f Hervé Poussineau
#define DMA_STAT_SCSIINT 0x10
55 aebcf56f Hervé Poussineau
#define DMA_STAT_BCMBLT  0x20
56 aebcf56f Hervé Poussineau
57 aebcf56f Hervé Poussineau
#define SBAC_STATUS 0x1000
58 aebcf56f Hervé Poussineau
59 aebcf56f Hervé Poussineau
typedef struct PCIESPState {
60 aebcf56f Hervé Poussineau
    PCIDevice dev;
61 aebcf56f Hervé Poussineau
    MemoryRegion io;
62 aebcf56f Hervé Poussineau
    uint32_t dma_regs[8];
63 aebcf56f Hervé Poussineau
    uint32_t sbac;
64 aebcf56f Hervé Poussineau
    ESPState esp;
65 aebcf56f Hervé Poussineau
} PCIESPState;
66 aebcf56f Hervé Poussineau
67 aebcf56f Hervé Poussineau
static void esp_pci_handle_idle(PCIESPState *pci, uint32_t val)
68 aebcf56f Hervé Poussineau
{
69 aebcf56f Hervé Poussineau
    trace_esp_pci_dma_idle(val);
70 aebcf56f Hervé Poussineau
    esp_dma_enable(&pci->esp, 0, 0);
71 aebcf56f Hervé Poussineau
}
72 aebcf56f Hervé Poussineau
73 aebcf56f Hervé Poussineau
static void esp_pci_handle_blast(PCIESPState *pci, uint32_t val)
74 aebcf56f Hervé Poussineau
{
75 aebcf56f Hervé Poussineau
    trace_esp_pci_dma_blast(val);
76 aebcf56f Hervé Poussineau
    qemu_log_mask(LOG_UNIMP, "am53c974: cmd BLAST not implemented\n");
77 aebcf56f Hervé Poussineau
}
78 aebcf56f Hervé Poussineau
79 aebcf56f Hervé Poussineau
static void esp_pci_handle_abort(PCIESPState *pci, uint32_t val)
80 aebcf56f Hervé Poussineau
{
81 aebcf56f Hervé Poussineau
    trace_esp_pci_dma_abort(val);
82 aebcf56f Hervé Poussineau
    if (pci->esp.current_req) {
83 aebcf56f Hervé Poussineau
        scsi_req_cancel(pci->esp.current_req);
84 aebcf56f Hervé Poussineau
    }
85 aebcf56f Hervé Poussineau
}
86 aebcf56f Hervé Poussineau
87 aebcf56f Hervé Poussineau
static void esp_pci_handle_start(PCIESPState *pci, uint32_t val)
88 aebcf56f Hervé Poussineau
{
89 aebcf56f Hervé Poussineau
    trace_esp_pci_dma_start(val);
90 aebcf56f Hervé Poussineau
91 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_WBC] = pci->dma_regs[DMA_STC];
92 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_WAC] = pci->dma_regs[DMA_SPA];
93 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_WMAC] = pci->dma_regs[DMA_SMDLA];
94 aebcf56f Hervé Poussineau
95 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_STAT] &= ~(DMA_STAT_BCMBLT | DMA_STAT_SCSIINT
96 aebcf56f Hervé Poussineau
                               | DMA_STAT_DONE | DMA_STAT_ABORT
97 aebcf56f Hervé Poussineau
                               | DMA_STAT_ERROR | DMA_STAT_PWDN);
98 aebcf56f Hervé Poussineau
99 aebcf56f Hervé Poussineau
    esp_dma_enable(&pci->esp, 0, 1);
100 aebcf56f Hervé Poussineau
}
101 aebcf56f Hervé Poussineau
102 aebcf56f Hervé Poussineau
static void esp_pci_dma_write(PCIESPState *pci, uint32_t saddr, uint32_t val)
103 aebcf56f Hervé Poussineau
{
104 aebcf56f Hervé Poussineau
    trace_esp_pci_dma_write(saddr, pci->dma_regs[saddr], val);
105 aebcf56f Hervé Poussineau
    switch (saddr) {
106 aebcf56f Hervé Poussineau
    case DMA_CMD:
107 aebcf56f Hervé Poussineau
        pci->dma_regs[saddr] = val;
108 aebcf56f Hervé Poussineau
        switch (val & DMA_CMD_MASK) {
109 aebcf56f Hervé Poussineau
        case 0x0: /* IDLE */
110 aebcf56f Hervé Poussineau
            esp_pci_handle_idle(pci, val);
111 aebcf56f Hervé Poussineau
            break;
112 aebcf56f Hervé Poussineau
        case 0x1: /* BLAST */
113 aebcf56f Hervé Poussineau
            esp_pci_handle_blast(pci, val);
114 aebcf56f Hervé Poussineau
            break;
115 aebcf56f Hervé Poussineau
        case 0x2: /* ABORT */
116 aebcf56f Hervé Poussineau
            esp_pci_handle_abort(pci, val);
117 aebcf56f Hervé Poussineau
            break;
118 aebcf56f Hervé Poussineau
        case 0x3: /* START */
119 aebcf56f Hervé Poussineau
            esp_pci_handle_start(pci, val);
120 aebcf56f Hervé Poussineau
            break;
121 aebcf56f Hervé Poussineau
        default: /* can't happen */
122 aebcf56f Hervé Poussineau
            abort();
123 aebcf56f Hervé Poussineau
        }
124 aebcf56f Hervé Poussineau
        break;
125 aebcf56f Hervé Poussineau
    case DMA_STC:
126 aebcf56f Hervé Poussineau
    case DMA_SPA:
127 aebcf56f Hervé Poussineau
    case DMA_SMDLA:
128 aebcf56f Hervé Poussineau
        pci->dma_regs[saddr] = val;
129 aebcf56f Hervé Poussineau
        break;
130 aebcf56f Hervé Poussineau
    case DMA_STAT:
131 aebcf56f Hervé Poussineau
        if (!(pci->sbac & SBAC_STATUS)) {
132 aebcf56f Hervé Poussineau
            /* clear some bits on write */
133 aebcf56f Hervé Poussineau
            uint32_t mask = DMA_STAT_ERROR | DMA_STAT_ABORT | DMA_STAT_DONE;
134 aebcf56f Hervé Poussineau
            pci->dma_regs[DMA_STAT] &= ~(val & mask);
135 aebcf56f Hervé Poussineau
        }
136 aebcf56f Hervé Poussineau
        break;
137 aebcf56f Hervé Poussineau
    default:
138 aebcf56f Hervé Poussineau
        trace_esp_pci_error_invalid_write_dma(val, saddr);
139 aebcf56f Hervé Poussineau
        return;
140 aebcf56f Hervé Poussineau
    }
141 aebcf56f Hervé Poussineau
}
142 aebcf56f Hervé Poussineau
143 aebcf56f Hervé Poussineau
static uint32_t esp_pci_dma_read(PCIESPState *pci, uint32_t saddr)
144 aebcf56f Hervé Poussineau
{
145 aebcf56f Hervé Poussineau
    uint32_t val;
146 aebcf56f Hervé Poussineau
147 aebcf56f Hervé Poussineau
    val = pci->dma_regs[saddr];
148 aebcf56f Hervé Poussineau
    if (saddr == DMA_STAT) {
149 aebcf56f Hervé Poussineau
        if (pci->esp.rregs[ESP_RSTAT] & STAT_INT) {
150 aebcf56f Hervé Poussineau
            val |= DMA_STAT_SCSIINT;
151 aebcf56f Hervé Poussineau
        }
152 aebcf56f Hervé Poussineau
        if (pci->sbac & SBAC_STATUS) {
153 aebcf56f Hervé Poussineau
            pci->dma_regs[DMA_STAT] &= ~(DMA_STAT_ERROR | DMA_STAT_ABORT |
154 aebcf56f Hervé Poussineau
                                         DMA_STAT_DONE);
155 aebcf56f Hervé Poussineau
        }
156 aebcf56f Hervé Poussineau
    }
157 aebcf56f Hervé Poussineau
158 aebcf56f Hervé Poussineau
    trace_esp_pci_dma_read(saddr, val);
159 aebcf56f Hervé Poussineau
    return val;
160 aebcf56f Hervé Poussineau
}
161 aebcf56f Hervé Poussineau
162 a8170e5e Avi Kivity
static void esp_pci_io_write(void *opaque, hwaddr addr,
163 aebcf56f Hervé Poussineau
                             uint64_t val, unsigned int size)
164 aebcf56f Hervé Poussineau
{
165 aebcf56f Hervé Poussineau
    PCIESPState *pci = opaque;
166 aebcf56f Hervé Poussineau
167 aebcf56f Hervé Poussineau
    if (size < 4 || addr & 3) {
168 aebcf56f Hervé Poussineau
        /* need to upgrade request: we only support 4-bytes accesses */
169 aebcf56f Hervé Poussineau
        uint32_t current = 0, mask;
170 aebcf56f Hervé Poussineau
        int shift;
171 aebcf56f Hervé Poussineau
172 aebcf56f Hervé Poussineau
        if (addr < 0x40) {
173 aebcf56f Hervé Poussineau
            current = pci->esp.wregs[addr >> 2];
174 aebcf56f Hervé Poussineau
        } else if (addr < 0x60) {
175 aebcf56f Hervé Poussineau
            current = pci->dma_regs[(addr - 0x40) >> 2];
176 aebcf56f Hervé Poussineau
        } else if (addr < 0x74) {
177 aebcf56f Hervé Poussineau
            current = pci->sbac;
178 aebcf56f Hervé Poussineau
        }
179 aebcf56f Hervé Poussineau
180 aebcf56f Hervé Poussineau
        shift = (4 - size) * 8;
181 aebcf56f Hervé Poussineau
        mask = (~(uint32_t)0 << shift) >> shift;
182 aebcf56f Hervé Poussineau
183 aebcf56f Hervé Poussineau
        shift = ((4 - (addr & 3)) & 3) * 8;
184 aebcf56f Hervé Poussineau
        val <<= shift;
185 aebcf56f Hervé Poussineau
        val |= current & ~(mask << shift);
186 aebcf56f Hervé Poussineau
        addr &= ~3;
187 aebcf56f Hervé Poussineau
        size = 4;
188 aebcf56f Hervé Poussineau
    }
189 aebcf56f Hervé Poussineau
190 aebcf56f Hervé Poussineau
    if (addr < 0x40) {
191 aebcf56f Hervé Poussineau
        /* SCSI core reg */
192 aebcf56f Hervé Poussineau
        esp_reg_write(&pci->esp, addr >> 2, val);
193 aebcf56f Hervé Poussineau
    } else if (addr < 0x60) {
194 aebcf56f Hervé Poussineau
        /* PCI DMA CCB */
195 aebcf56f Hervé Poussineau
        esp_pci_dma_write(pci, (addr - 0x40) >> 2, val);
196 aebcf56f Hervé Poussineau
    } else if (addr == 0x70) {
197 aebcf56f Hervé Poussineau
        /* DMA SCSI Bus and control */
198 aebcf56f Hervé Poussineau
        trace_esp_pci_sbac_write(pci->sbac, val);
199 aebcf56f Hervé Poussineau
        pci->sbac = val;
200 aebcf56f Hervé Poussineau
    } else {
201 aebcf56f Hervé Poussineau
        trace_esp_pci_error_invalid_write((int)addr);
202 aebcf56f Hervé Poussineau
    }
203 aebcf56f Hervé Poussineau
}
204 aebcf56f Hervé Poussineau
205 a8170e5e Avi Kivity
static uint64_t esp_pci_io_read(void *opaque, hwaddr addr,
206 aebcf56f Hervé Poussineau
                                unsigned int size)
207 aebcf56f Hervé Poussineau
{
208 aebcf56f Hervé Poussineau
    PCIESPState *pci = opaque;
209 aebcf56f Hervé Poussineau
    uint32_t ret;
210 aebcf56f Hervé Poussineau
211 aebcf56f Hervé Poussineau
    if (addr < 0x40) {
212 aebcf56f Hervé Poussineau
        /* SCSI core reg */
213 aebcf56f Hervé Poussineau
        ret = esp_reg_read(&pci->esp, addr >> 2);
214 aebcf56f Hervé Poussineau
    } else if (addr < 0x60) {
215 aebcf56f Hervé Poussineau
        /* PCI DMA CCB */
216 aebcf56f Hervé Poussineau
        ret = esp_pci_dma_read(pci, (addr - 0x40) >> 2);
217 aebcf56f Hervé Poussineau
    } else if (addr == 0x70) {
218 aebcf56f Hervé Poussineau
        /* DMA SCSI Bus and control */
219 aebcf56f Hervé Poussineau
        trace_esp_pci_sbac_read(pci->sbac);
220 aebcf56f Hervé Poussineau
        ret = pci->sbac;
221 aebcf56f Hervé Poussineau
    } else {
222 aebcf56f Hervé Poussineau
        /* Invalid region */
223 aebcf56f Hervé Poussineau
        trace_esp_pci_error_invalid_read((int)addr);
224 aebcf56f Hervé Poussineau
        ret = 0;
225 aebcf56f Hervé Poussineau
    }
226 aebcf56f Hervé Poussineau
227 aebcf56f Hervé Poussineau
    /* give only requested data */
228 aebcf56f Hervé Poussineau
    ret >>= (addr & 3) * 8;
229 aebcf56f Hervé Poussineau
    ret &= ~(~(uint64_t)0 << (8 * size));
230 aebcf56f Hervé Poussineau
231 aebcf56f Hervé Poussineau
    return ret;
232 aebcf56f Hervé Poussineau
}
233 aebcf56f Hervé Poussineau
234 aebcf56f Hervé Poussineau
static void esp_pci_dma_memory_rw(PCIESPState *pci, uint8_t *buf, int len,
235 aebcf56f Hervé Poussineau
                                  DMADirection dir)
236 aebcf56f Hervé Poussineau
{
237 aebcf56f Hervé Poussineau
    dma_addr_t addr;
238 aebcf56f Hervé Poussineau
    DMADirection expected_dir;
239 aebcf56f Hervé Poussineau
240 aebcf56f Hervé Poussineau
    if (pci->dma_regs[DMA_CMD] & DMA_CMD_DIR) {
241 aebcf56f Hervé Poussineau
        expected_dir = DMA_DIRECTION_FROM_DEVICE;
242 aebcf56f Hervé Poussineau
    } else {
243 aebcf56f Hervé Poussineau
        expected_dir = DMA_DIRECTION_TO_DEVICE;
244 aebcf56f Hervé Poussineau
    }
245 aebcf56f Hervé Poussineau
246 aebcf56f Hervé Poussineau
    if (dir != expected_dir) {
247 aebcf56f Hervé Poussineau
        trace_esp_pci_error_invalid_dma_direction();
248 aebcf56f Hervé Poussineau
        return;
249 aebcf56f Hervé Poussineau
    }
250 aebcf56f Hervé Poussineau
251 aebcf56f Hervé Poussineau
    if (pci->dma_regs[DMA_STAT] & DMA_CMD_MDL) {
252 aebcf56f Hervé Poussineau
        qemu_log_mask(LOG_UNIMP, "am53c974: MDL transfer not implemented\n");
253 aebcf56f Hervé Poussineau
    }
254 aebcf56f Hervé Poussineau
255 aebcf56f Hervé Poussineau
    addr = pci->dma_regs[DMA_SPA];
256 aebcf56f Hervé Poussineau
    if (pci->dma_regs[DMA_WBC] < len) {
257 aebcf56f Hervé Poussineau
        len = pci->dma_regs[DMA_WBC];
258 aebcf56f Hervé Poussineau
    }
259 aebcf56f Hervé Poussineau
260 aebcf56f Hervé Poussineau
    pci_dma_rw(&pci->dev, addr, buf, len, dir);
261 aebcf56f Hervé Poussineau
262 aebcf56f Hervé Poussineau
    /* update status registers */
263 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_WBC] -= len;
264 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_WAC] += len;
265 aebcf56f Hervé Poussineau
}
266 aebcf56f Hervé Poussineau
267 aebcf56f Hervé Poussineau
static void esp_pci_dma_memory_read(void *opaque, uint8_t *buf, int len)
268 aebcf56f Hervé Poussineau
{
269 aebcf56f Hervé Poussineau
    PCIESPState *pci = opaque;
270 aebcf56f Hervé Poussineau
    esp_pci_dma_memory_rw(pci, buf, len, DMA_DIRECTION_TO_DEVICE);
271 aebcf56f Hervé Poussineau
}
272 aebcf56f Hervé Poussineau
273 aebcf56f Hervé Poussineau
static void esp_pci_dma_memory_write(void *opaque, uint8_t *buf, int len)
274 aebcf56f Hervé Poussineau
{
275 aebcf56f Hervé Poussineau
    PCIESPState *pci = opaque;
276 aebcf56f Hervé Poussineau
    esp_pci_dma_memory_rw(pci, buf, len, DMA_DIRECTION_FROM_DEVICE);
277 aebcf56f Hervé Poussineau
}
278 aebcf56f Hervé Poussineau
279 aebcf56f Hervé Poussineau
static const MemoryRegionOps esp_pci_io_ops = {
280 aebcf56f Hervé Poussineau
    .read = esp_pci_io_read,
281 aebcf56f Hervé Poussineau
    .write = esp_pci_io_write,
282 aebcf56f Hervé Poussineau
    .endianness = DEVICE_LITTLE_ENDIAN,
283 aebcf56f Hervé Poussineau
    .impl = {
284 aebcf56f Hervé Poussineau
        .min_access_size = 1,
285 aebcf56f Hervé Poussineau
        .max_access_size = 4,
286 aebcf56f Hervé Poussineau
    },
287 aebcf56f Hervé Poussineau
};
288 aebcf56f Hervé Poussineau
289 aebcf56f Hervé Poussineau
static void esp_pci_hard_reset(DeviceState *dev)
290 aebcf56f Hervé Poussineau
{
291 aebcf56f Hervé Poussineau
    PCIESPState *pci = DO_UPCAST(PCIESPState, dev.qdev, dev);
292 aebcf56f Hervé Poussineau
    esp_hard_reset(&pci->esp);
293 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_CMD] &= ~(DMA_CMD_DIR | DMA_CMD_INTE_D | DMA_CMD_INTE_P
294 aebcf56f Hervé Poussineau
                              | DMA_CMD_MDL | DMA_CMD_DIAG | DMA_CMD_MASK);
295 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_WBC] &= ~0xffff;
296 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_WAC] = 0xffffffff;
297 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_STAT] &= ~(DMA_STAT_BCMBLT | DMA_STAT_SCSIINT
298 aebcf56f Hervé Poussineau
                               | DMA_STAT_DONE | DMA_STAT_ABORT
299 aebcf56f Hervé Poussineau
                               | DMA_STAT_ERROR);
300 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_WMAC] = 0xfffffffd;
301 aebcf56f Hervé Poussineau
}
302 aebcf56f Hervé Poussineau
303 aebcf56f Hervé Poussineau
static const VMStateDescription vmstate_esp_pci_scsi = {
304 aebcf56f Hervé Poussineau
    .name = "pciespscsi",
305 aebcf56f Hervé Poussineau
    .version_id = 0,
306 aebcf56f Hervé Poussineau
    .minimum_version_id = 0,
307 aebcf56f Hervé Poussineau
    .minimum_version_id_old = 0,
308 aebcf56f Hervé Poussineau
    .fields = (VMStateField[]) {
309 aebcf56f Hervé Poussineau
        VMSTATE_PCI_DEVICE(dev, PCIESPState),
310 aebcf56f Hervé Poussineau
        VMSTATE_BUFFER_UNSAFE(dma_regs, PCIESPState, 0, 8 * sizeof(uint32_t)),
311 aebcf56f Hervé Poussineau
        VMSTATE_STRUCT(esp, PCIESPState, 0, vmstate_esp, ESPState),
312 aebcf56f Hervé Poussineau
        VMSTATE_END_OF_LIST()
313 aebcf56f Hervé Poussineau
    }
314 aebcf56f Hervé Poussineau
};
315 aebcf56f Hervé Poussineau
316 aebcf56f Hervé Poussineau
static void esp_pci_command_complete(SCSIRequest *req, uint32_t status,
317 aebcf56f Hervé Poussineau
                                     size_t resid)
318 aebcf56f Hervé Poussineau
{
319 aebcf56f Hervé Poussineau
    ESPState *s = req->hba_private;
320 aebcf56f Hervé Poussineau
    PCIESPState *pci = container_of(s, PCIESPState, esp);
321 aebcf56f Hervé Poussineau
322 aebcf56f Hervé Poussineau
    esp_command_complete(req, status, resid);
323 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_WBC] = 0;
324 aebcf56f Hervé Poussineau
    pci->dma_regs[DMA_STAT] |= DMA_STAT_DONE;
325 aebcf56f Hervé Poussineau
}
326 aebcf56f Hervé Poussineau
327 aebcf56f Hervé Poussineau
static const struct SCSIBusInfo esp_pci_scsi_info = {
328 aebcf56f Hervé Poussineau
    .tcq = false,
329 aebcf56f Hervé Poussineau
    .max_target = ESP_MAX_DEVS,
330 aebcf56f Hervé Poussineau
    .max_lun = 7,
331 aebcf56f Hervé Poussineau
332 aebcf56f Hervé Poussineau
    .transfer_data = esp_transfer_data,
333 aebcf56f Hervé Poussineau
    .complete = esp_pci_command_complete,
334 aebcf56f Hervé Poussineau
    .cancel = esp_request_cancelled,
335 aebcf56f Hervé Poussineau
};
336 aebcf56f Hervé Poussineau
337 aebcf56f Hervé Poussineau
static int esp_pci_scsi_init(PCIDevice *dev)
338 aebcf56f Hervé Poussineau
{
339 aebcf56f Hervé Poussineau
    PCIESPState *pci = DO_UPCAST(PCIESPState, dev, dev);
340 aebcf56f Hervé Poussineau
    ESPState *s = &pci->esp;
341 aebcf56f Hervé Poussineau
    uint8_t *pci_conf;
342 aebcf56f Hervé Poussineau
343 aebcf56f Hervé Poussineau
    pci_conf = pci->dev.config;
344 aebcf56f Hervé Poussineau
345 aebcf56f Hervé Poussineau
    /* Interrupt pin A */
346 aebcf56f Hervé Poussineau
    pci_conf[PCI_INTERRUPT_PIN] = 0x01;
347 aebcf56f Hervé Poussineau
348 aebcf56f Hervé Poussineau
    s->dma_memory_read = esp_pci_dma_memory_read;
349 aebcf56f Hervé Poussineau
    s->dma_memory_write = esp_pci_dma_memory_write;
350 aebcf56f Hervé Poussineau
    s->dma_opaque = pci;
351 aebcf56f Hervé Poussineau
    s->chip_id = TCHI_AM53C974;
352 aebcf56f Hervé Poussineau
    memory_region_init_io(&pci->io, &esp_pci_io_ops, pci, "esp-io", 0x80);
353 aebcf56f Hervé Poussineau
354 aebcf56f Hervé Poussineau
    pci_register_bar(&pci->dev, 0, PCI_BASE_ADDRESS_SPACE_IO, &pci->io);
355 aebcf56f Hervé Poussineau
    s->irq = pci->dev.irq[0];
356 aebcf56f Hervé Poussineau
357 aebcf56f Hervé Poussineau
    scsi_bus_new(&s->bus, &dev->qdev, &esp_pci_scsi_info);
358 aebcf56f Hervé Poussineau
    if (!dev->qdev.hotplugged) {
359 aebcf56f Hervé Poussineau
        return scsi_bus_legacy_handle_cmdline(&s->bus);
360 aebcf56f Hervé Poussineau
    }
361 aebcf56f Hervé Poussineau
    return 0;
362 aebcf56f Hervé Poussineau
}
363 aebcf56f Hervé Poussineau
364 aebcf56f Hervé Poussineau
static void esp_pci_scsi_uninit(PCIDevice *d)
365 aebcf56f Hervé Poussineau
{
366 aebcf56f Hervé Poussineau
    PCIESPState *pci = DO_UPCAST(PCIESPState, dev, d);
367 aebcf56f Hervé Poussineau
368 aebcf56f Hervé Poussineau
    memory_region_destroy(&pci->io);
369 aebcf56f Hervé Poussineau
}
370 aebcf56f Hervé Poussineau
371 aebcf56f Hervé Poussineau
static void esp_pci_class_init(ObjectClass *klass, void *data)
372 aebcf56f Hervé Poussineau
{
373 aebcf56f Hervé Poussineau
    DeviceClass *dc = DEVICE_CLASS(klass);
374 aebcf56f Hervé Poussineau
    PCIDeviceClass *k = PCI_DEVICE_CLASS(klass);
375 aebcf56f Hervé Poussineau
376 aebcf56f Hervé Poussineau
    k->init = esp_pci_scsi_init;
377 aebcf56f Hervé Poussineau
    k->exit = esp_pci_scsi_uninit;
378 aebcf56f Hervé Poussineau
    k->vendor_id = PCI_VENDOR_ID_AMD;
379 aebcf56f Hervé Poussineau
    k->device_id = PCI_DEVICE_ID_AMD_SCSI;
380 aebcf56f Hervé Poussineau
    k->revision = 0x10;
381 aebcf56f Hervé Poussineau
    k->class_id = PCI_CLASS_STORAGE_SCSI;
382 aebcf56f Hervé Poussineau
    dc->desc = "AMD Am53c974 PCscsi-PCI SCSI adapter";
383 aebcf56f Hervé Poussineau
    dc->reset = esp_pci_hard_reset;
384 aebcf56f Hervé Poussineau
    dc->vmsd = &vmstate_esp_pci_scsi;
385 aebcf56f Hervé Poussineau
}
386 aebcf56f Hervé Poussineau
387 aebcf56f Hervé Poussineau
static const TypeInfo esp_pci_info = {
388 cea936b1 Hervé Poussineau
    .name = TYPE_AM53C974_DEVICE,
389 aebcf56f Hervé Poussineau
    .parent = TYPE_PCI_DEVICE,
390 aebcf56f Hervé Poussineau
    .instance_size = sizeof(PCIESPState),
391 aebcf56f Hervé Poussineau
    .class_init = esp_pci_class_init,
392 aebcf56f Hervé Poussineau
};
393 aebcf56f Hervé Poussineau
394 cea936b1 Hervé Poussineau
typedef struct {
395 cea936b1 Hervé Poussineau
    PCIESPState pci;
396 cea936b1 Hervé Poussineau
    eeprom_t *eeprom;
397 cea936b1 Hervé Poussineau
} DC390State;
398 cea936b1 Hervé Poussineau
399 cea936b1 Hervé Poussineau
#define TYPE_DC390_DEVICE "dc390"
400 cea936b1 Hervé Poussineau
#define DC390(obj) \
401 cea936b1 Hervé Poussineau
    OBJECT_CHECK(DC390State, obj, TYPE_DC390_DEVICE)
402 cea936b1 Hervé Poussineau
403 cea936b1 Hervé Poussineau
#define EE_ADAPT_SCSI_ID 64
404 cea936b1 Hervé Poussineau
#define EE_MODE2         65
405 cea936b1 Hervé Poussineau
#define EE_DELAY         66
406 cea936b1 Hervé Poussineau
#define EE_TAG_CMD_NUM   67
407 cea936b1 Hervé Poussineau
#define EE_ADAPT_OPTIONS 68
408 cea936b1 Hervé Poussineau
#define EE_BOOT_SCSI_ID  69
409 cea936b1 Hervé Poussineau
#define EE_BOOT_SCSI_LUN 70
410 cea936b1 Hervé Poussineau
#define EE_CHKSUM1       126
411 cea936b1 Hervé Poussineau
#define EE_CHKSUM2       127
412 cea936b1 Hervé Poussineau
413 cea936b1 Hervé Poussineau
#define EE_ADAPT_OPTION_F6_F8_AT_BOOT   0x01
414 cea936b1 Hervé Poussineau
#define EE_ADAPT_OPTION_BOOT_FROM_CDROM 0x02
415 cea936b1 Hervé Poussineau
#define EE_ADAPT_OPTION_INT13           0x04
416 cea936b1 Hervé Poussineau
#define EE_ADAPT_OPTION_SCAM_SUPPORT    0x08
417 cea936b1 Hervé Poussineau
418 cea936b1 Hervé Poussineau
419 cea936b1 Hervé Poussineau
static uint32_t dc390_read_config(PCIDevice *dev, uint32_t addr, int l)
420 cea936b1 Hervé Poussineau
{
421 cea936b1 Hervé Poussineau
    DC390State *pci = DC390(dev);
422 cea936b1 Hervé Poussineau
    uint32_t val;
423 cea936b1 Hervé Poussineau
424 cea936b1 Hervé Poussineau
    val = pci_default_read_config(dev, addr, l);
425 cea936b1 Hervé Poussineau
426 cea936b1 Hervé Poussineau
    if (addr == 0x00 && l == 1) {
427 cea936b1 Hervé Poussineau
        /* First byte of address space is AND-ed with EEPROM DO line */
428 cea936b1 Hervé Poussineau
        if (!eeprom93xx_read(pci->eeprom)) {
429 cea936b1 Hervé Poussineau
            val &= ~0xff;
430 cea936b1 Hervé Poussineau
        }
431 cea936b1 Hervé Poussineau
    }
432 cea936b1 Hervé Poussineau
433 cea936b1 Hervé Poussineau
    return val;
434 cea936b1 Hervé Poussineau
}
435 cea936b1 Hervé Poussineau
436 cea936b1 Hervé Poussineau
static void dc390_write_config(PCIDevice *dev,
437 cea936b1 Hervé Poussineau
                               uint32_t addr, uint32_t val, int l)
438 cea936b1 Hervé Poussineau
{
439 cea936b1 Hervé Poussineau
    DC390State *pci = DC390(dev);
440 cea936b1 Hervé Poussineau
    if (addr == 0x80) {
441 cea936b1 Hervé Poussineau
        /* EEPROM write */
442 cea936b1 Hervé Poussineau
        int eesk = val & 0x80 ? 1 : 0;
443 cea936b1 Hervé Poussineau
        int eedi = val & 0x40 ? 1 : 0;
444 cea936b1 Hervé Poussineau
        eeprom93xx_write(pci->eeprom, 1, eesk, eedi);
445 cea936b1 Hervé Poussineau
    } else if (addr == 0xc0) {
446 cea936b1 Hervé Poussineau
        /* EEPROM CS low */
447 cea936b1 Hervé Poussineau
        eeprom93xx_write(pci->eeprom, 0, 0, 0);
448 cea936b1 Hervé Poussineau
    } else {
449 cea936b1 Hervé Poussineau
        pci_default_write_config(dev, addr, val, l);
450 cea936b1 Hervé Poussineau
    }
451 cea936b1 Hervé Poussineau
}
452 cea936b1 Hervé Poussineau
453 cea936b1 Hervé Poussineau
static int dc390_scsi_init(PCIDevice *dev)
454 cea936b1 Hervé Poussineau
{
455 cea936b1 Hervé Poussineau
    DC390State *pci = DC390(dev);
456 cea936b1 Hervé Poussineau
    uint8_t *contents;
457 cea936b1 Hervé Poussineau
    uint16_t chksum = 0;
458 cea936b1 Hervé Poussineau
    int i, ret;
459 cea936b1 Hervé Poussineau
460 cea936b1 Hervé Poussineau
    /* init base class */
461 cea936b1 Hervé Poussineau
    ret = esp_pci_scsi_init(dev);
462 cea936b1 Hervé Poussineau
    if (ret < 0) {
463 cea936b1 Hervé Poussineau
        return ret;
464 cea936b1 Hervé Poussineau
    }
465 cea936b1 Hervé Poussineau
466 cea936b1 Hervé Poussineau
    /* EEPROM */
467 cea936b1 Hervé Poussineau
    pci->eeprom = eeprom93xx_new(DEVICE(dev), 64);
468 cea936b1 Hervé Poussineau
469 cea936b1 Hervé Poussineau
    /* set default eeprom values */
470 cea936b1 Hervé Poussineau
    contents = (uint8_t *)eeprom93xx_data(pci->eeprom);
471 cea936b1 Hervé Poussineau
472 cea936b1 Hervé Poussineau
    for (i = 0; i < 16; i++) {
473 cea936b1 Hervé Poussineau
        contents[i * 2] = 0x57;
474 cea936b1 Hervé Poussineau
        contents[i * 2 + 1] = 0x00;
475 cea936b1 Hervé Poussineau
    }
476 cea936b1 Hervé Poussineau
    contents[EE_ADAPT_SCSI_ID] = 7;
477 cea936b1 Hervé Poussineau
    contents[EE_MODE2] = 0x0f;
478 cea936b1 Hervé Poussineau
    contents[EE_TAG_CMD_NUM] = 0x04;
479 cea936b1 Hervé Poussineau
    contents[EE_ADAPT_OPTIONS] = EE_ADAPT_OPTION_F6_F8_AT_BOOT
480 cea936b1 Hervé Poussineau
                               | EE_ADAPT_OPTION_BOOT_FROM_CDROM
481 cea936b1 Hervé Poussineau
                               | EE_ADAPT_OPTION_INT13;
482 cea936b1 Hervé Poussineau
483 cea936b1 Hervé Poussineau
    /* update eeprom checksum */
484 cea936b1 Hervé Poussineau
    for (i = 0; i < EE_CHKSUM1; i += 2) {
485 cea936b1 Hervé Poussineau
        chksum += contents[i] + (((uint16_t)contents[i + 1]) << 8);
486 cea936b1 Hervé Poussineau
    }
487 cea936b1 Hervé Poussineau
    chksum = 0x1234 - chksum;
488 cea936b1 Hervé Poussineau
    contents[EE_CHKSUM1] = chksum & 0xff;
489 cea936b1 Hervé Poussineau
    contents[EE_CHKSUM2] = chksum >> 8;
490 cea936b1 Hervé Poussineau
491 cea936b1 Hervé Poussineau
    return 0;
492 cea936b1 Hervé Poussineau
}
493 cea936b1 Hervé Poussineau
494 cea936b1 Hervé Poussineau
static void dc390_class_init(ObjectClass *klass, void *data)
495 cea936b1 Hervé Poussineau
{
496 cea936b1 Hervé Poussineau
    DeviceClass *dc = DEVICE_CLASS(klass);
497 cea936b1 Hervé Poussineau
    PCIDeviceClass *k = PCI_DEVICE_CLASS(klass);
498 cea936b1 Hervé Poussineau
499 cea936b1 Hervé Poussineau
    k->init = dc390_scsi_init;
500 cea936b1 Hervé Poussineau
    k->config_read = dc390_read_config;
501 cea936b1 Hervé Poussineau
    k->config_write = dc390_write_config;
502 cea936b1 Hervé Poussineau
    dc->desc = "Tekram DC-390 SCSI adapter";
503 cea936b1 Hervé Poussineau
}
504 cea936b1 Hervé Poussineau
505 cea936b1 Hervé Poussineau
static const TypeInfo dc390_info = {
506 cea936b1 Hervé Poussineau
    .name = "dc390",
507 cea936b1 Hervé Poussineau
    .parent = TYPE_AM53C974_DEVICE,
508 cea936b1 Hervé Poussineau
    .instance_size = sizeof(DC390State),
509 cea936b1 Hervé Poussineau
    .class_init = dc390_class_init,
510 cea936b1 Hervé Poussineau
};
511 cea936b1 Hervé Poussineau
512 aebcf56f Hervé Poussineau
static void esp_pci_register_types(void)
513 aebcf56f Hervé Poussineau
{
514 aebcf56f Hervé Poussineau
    type_register_static(&esp_pci_info);
515 cea936b1 Hervé Poussineau
    type_register_static(&dc390_info);
516 aebcf56f Hervé Poussineau
}
517 aebcf56f Hervé Poussineau
518 aebcf56f Hervé Poussineau
type_init(esp_pci_register_types)