Statistics
| Branch: | Revision:

root / hw / pl061.c @ 8731ac03

History | View | Annotate | Download (6 kB)

1 9ee6e8bb pbrook
/*
2 9ee6e8bb pbrook
 * Arm PrimeCell PL061 General Purpose IO with additional
3 9ee6e8bb pbrook
 * Luminary Micro Stellaris bits.
4 9ee6e8bb pbrook
 *
5 9ee6e8bb pbrook
 * Copyright (c) 2007 CodeSourcery.
6 9ee6e8bb pbrook
 * Written by Paul Brook
7 9ee6e8bb pbrook
 *
8 9ee6e8bb pbrook
 * This code is licenced under the GPL.
9 9ee6e8bb pbrook
 */
10 9ee6e8bb pbrook
11 9ee6e8bb pbrook
#include "vl.h"
12 9ee6e8bb pbrook
13 9ee6e8bb pbrook
//#define DEBUG_PL061 1
14 9ee6e8bb pbrook
15 9ee6e8bb pbrook
#ifdef DEBUG_PL061
16 9ee6e8bb pbrook
#define DPRINTF(fmt, args...) \
17 9ee6e8bb pbrook
do { printf("pl061: " fmt , ##args); } while (0)
18 9ee6e8bb pbrook
#define BADF(fmt, args...) \
19 9ee6e8bb pbrook
do { fprintf(stderr, "pl061: error: " fmt , ##args); exit(1);} while (0)
20 9ee6e8bb pbrook
#else
21 9ee6e8bb pbrook
#define DPRINTF(fmt, args...) do {} while(0)
22 9ee6e8bb pbrook
#define BADF(fmt, args...) \
23 9ee6e8bb pbrook
do { fprintf(stderr, "pl061: error: " fmt , ##args);} while (0)
24 9ee6e8bb pbrook
#endif
25 9ee6e8bb pbrook
26 9ee6e8bb pbrook
static const uint8_t pl061_id[12] =
27 9ee6e8bb pbrook
  { 0x00, 0x00, 0x00, 0x00, 0x61, 0x00, 0x18, 0x01, 0x0d, 0xf0, 0x05, 0xb1 };
28 9ee6e8bb pbrook
29 9ee6e8bb pbrook
typedef struct {
30 9ee6e8bb pbrook
    uint32_t base;
31 9ee6e8bb pbrook
    int locked;
32 9ee6e8bb pbrook
    uint8_t data;
33 9ee6e8bb pbrook
    uint8_t old_data;
34 9ee6e8bb pbrook
    uint8_t dir;
35 9ee6e8bb pbrook
    uint8_t isense;
36 9ee6e8bb pbrook
    uint8_t ibe;
37 9ee6e8bb pbrook
    uint8_t iev;
38 9ee6e8bb pbrook
    uint8_t im;
39 9ee6e8bb pbrook
    uint8_t istate;
40 9ee6e8bb pbrook
    uint8_t afsel;
41 9ee6e8bb pbrook
    uint8_t dr2r;
42 9ee6e8bb pbrook
    uint8_t dr4r;
43 9ee6e8bb pbrook
    uint8_t dr8r;
44 9ee6e8bb pbrook
    uint8_t odr;
45 9ee6e8bb pbrook
    uint8_t pur;
46 9ee6e8bb pbrook
    uint8_t pdr;
47 9ee6e8bb pbrook
    uint8_t slr;
48 9ee6e8bb pbrook
    uint8_t den;
49 9ee6e8bb pbrook
    uint8_t cr;
50 9ee6e8bb pbrook
    qemu_irq irq;
51 9ee6e8bb pbrook
    qemu_irq out[8];
52 9ee6e8bb pbrook
} pl061_state;
53 9ee6e8bb pbrook
54 9ee6e8bb pbrook
static void pl061_update(pl061_state *s)
55 9ee6e8bb pbrook
{
56 9ee6e8bb pbrook
    uint8_t changed;
57 9ee6e8bb pbrook
    uint8_t mask;
58 9ee6e8bb pbrook
    int i;
59 9ee6e8bb pbrook
60 9ee6e8bb pbrook
    changed = s->old_data ^ s->data;
61 9ee6e8bb pbrook
    if (!changed)
62 9ee6e8bb pbrook
        return;
63 9ee6e8bb pbrook
64 9ee6e8bb pbrook
    s->old_data = s->data;
65 9ee6e8bb pbrook
    for (i = 0; i < 8; i++) {
66 9ee6e8bb pbrook
        mask = 1 << i;
67 9ee6e8bb pbrook
        if ((changed & mask & s->dir) && s->out) {
68 9ee6e8bb pbrook
            DPRINTF("Set output %d = %d\n", i, (s->data & mask) != 0);
69 9ee6e8bb pbrook
            qemu_set_irq(s->out[i], (s->data & mask) != 0);
70 9ee6e8bb pbrook
        }
71 9ee6e8bb pbrook
    }
72 9ee6e8bb pbrook
73 9ee6e8bb pbrook
    /* FIXME: Implement input interrupts.  */
74 9ee6e8bb pbrook
}
75 9ee6e8bb pbrook
76 9ee6e8bb pbrook
static uint32_t pl061_read(void *opaque, target_phys_addr_t offset)
77 9ee6e8bb pbrook
{
78 9ee6e8bb pbrook
    pl061_state *s = (pl061_state *)opaque;
79 9ee6e8bb pbrook
80 9ee6e8bb pbrook
    offset -= s->base;
81 9ee6e8bb pbrook
    if (offset >= 0xfd0 && offset < 0x1000) {
82 9ee6e8bb pbrook
        return pl061_id[(offset - 0xfd0) >> 2];
83 9ee6e8bb pbrook
    }
84 9ee6e8bb pbrook
    if (offset < 0x400) {
85 9ee6e8bb pbrook
        return s->data & (offset >> 2);
86 9ee6e8bb pbrook
    }
87 9ee6e8bb pbrook
    switch (offset) {
88 9ee6e8bb pbrook
    case 0x400: /* Direction */
89 9ee6e8bb pbrook
        return s->dir;
90 9ee6e8bb pbrook
    case 0x404: /* Interrupt sense */
91 9ee6e8bb pbrook
        return s->isense;
92 9ee6e8bb pbrook
    case 0x408: /* Interrupt both edges */
93 9ee6e8bb pbrook
        return s->ibe;
94 9ee6e8bb pbrook
    case 0x40c: /* Interupt event */
95 9ee6e8bb pbrook
        return s->iev;
96 9ee6e8bb pbrook
    case 0x410: /* Interrupt mask */
97 9ee6e8bb pbrook
        return s->im;
98 9ee6e8bb pbrook
    case 0x414: /* Raw interrupt status */
99 9ee6e8bb pbrook
        return s->istate;
100 9ee6e8bb pbrook
    case 0x418: /* Masked interrupt status */
101 9ee6e8bb pbrook
        return s->istate | s->im;
102 9ee6e8bb pbrook
    case 0x420: /* Alternate function select */
103 9ee6e8bb pbrook
        return s->afsel;
104 9ee6e8bb pbrook
    case 0x500: /* 2mA drive */
105 9ee6e8bb pbrook
        return s->dr2r;
106 9ee6e8bb pbrook
    case 0x504: /* 4mA drive */
107 9ee6e8bb pbrook
        return s->dr4r;
108 9ee6e8bb pbrook
    case 0x508: /* 8mA drive */
109 9ee6e8bb pbrook
        return s->dr8r;
110 9ee6e8bb pbrook
    case 0x50c: /* Open drain */
111 9ee6e8bb pbrook
        return s->odr;
112 9ee6e8bb pbrook
    case 0x510: /* Pull-up */
113 9ee6e8bb pbrook
        return s->pur;
114 9ee6e8bb pbrook
    case 0x514: /* Pull-down */
115 9ee6e8bb pbrook
        return s->pdr;
116 9ee6e8bb pbrook
    case 0x518: /* Slew rate control */
117 9ee6e8bb pbrook
        return s->slr;
118 9ee6e8bb pbrook
    case 0x51c: /* Digital enable */
119 9ee6e8bb pbrook
        return s->den;
120 9ee6e8bb pbrook
    case 0x520: /* Lock */
121 9ee6e8bb pbrook
        return s->locked;
122 9ee6e8bb pbrook
    case 0x524: /* Commit */
123 9ee6e8bb pbrook
        return s->cr;
124 9ee6e8bb pbrook
    default:
125 9ee6e8bb pbrook
        cpu_abort (cpu_single_env, "pl061_read: Bad offset %x\n",
126 9ee6e8bb pbrook
                   (int)offset);
127 9ee6e8bb pbrook
        return 0;
128 9ee6e8bb pbrook
    }
129 9ee6e8bb pbrook
}
130 9ee6e8bb pbrook
131 9ee6e8bb pbrook
static void pl061_write(void *opaque, target_phys_addr_t offset,
132 9ee6e8bb pbrook
                        uint32_t value)
133 9ee6e8bb pbrook
{
134 9ee6e8bb pbrook
    pl061_state *s = (pl061_state *)opaque;
135 9ee6e8bb pbrook
    uint8_t mask;
136 9ee6e8bb pbrook
137 9ee6e8bb pbrook
    offset -= s->base;
138 9ee6e8bb pbrook
    if (offset < 0x400) {
139 9ee6e8bb pbrook
        mask = (offset >> 2) & s->dir;
140 9ee6e8bb pbrook
        s->data = (s->data & ~mask) | (value & mask);
141 9ee6e8bb pbrook
        pl061_update(s);
142 9ee6e8bb pbrook
        return;
143 9ee6e8bb pbrook
    }
144 9ee6e8bb pbrook
    switch (offset) {
145 9ee6e8bb pbrook
    case 0x400: /* Direction */
146 9ee6e8bb pbrook
        s->dir = value;
147 9ee6e8bb pbrook
        break;
148 9ee6e8bb pbrook
    case 0x404: /* Interrupt sense */
149 9ee6e8bb pbrook
        s->isense = value;
150 9ee6e8bb pbrook
        break;
151 9ee6e8bb pbrook
    case 0x408: /* Interrupt both edges */
152 9ee6e8bb pbrook
        s->ibe = value;
153 9ee6e8bb pbrook
        break;
154 9ee6e8bb pbrook
    case 0x40c: /* Interupt event */
155 9ee6e8bb pbrook
        s->iev = value;
156 9ee6e8bb pbrook
        break;
157 9ee6e8bb pbrook
    case 0x410: /* Interrupt mask */
158 9ee6e8bb pbrook
        s->im = value;
159 9ee6e8bb pbrook
        break;
160 9ee6e8bb pbrook
    case 0x41c: /* Interrupt clear */
161 9ee6e8bb pbrook
        s->istate &= ~value;
162 9ee6e8bb pbrook
        break;
163 9ee6e8bb pbrook
    case 0x420: /* Alternate function select */
164 9ee6e8bb pbrook
        mask = s->cr;
165 9ee6e8bb pbrook
        s->afsel = (s->afsel & ~mask) | (value & mask);
166 9ee6e8bb pbrook
        break;
167 9ee6e8bb pbrook
    case 0x500: /* 2mA drive */
168 9ee6e8bb pbrook
        s->dr2r = value;
169 9ee6e8bb pbrook
        break;
170 9ee6e8bb pbrook
    case 0x504: /* 4mA drive */
171 9ee6e8bb pbrook
        s->dr4r = value;
172 9ee6e8bb pbrook
        break;
173 9ee6e8bb pbrook
    case 0x508: /* 8mA drive */
174 9ee6e8bb pbrook
        s->dr8r = value;
175 9ee6e8bb pbrook
        break;
176 9ee6e8bb pbrook
    case 0x50c: /* Open drain */
177 9ee6e8bb pbrook
        s->odr = value;
178 9ee6e8bb pbrook
        break;
179 9ee6e8bb pbrook
    case 0x510: /* Pull-up */
180 9ee6e8bb pbrook
        s->pur = value;
181 9ee6e8bb pbrook
        break;
182 9ee6e8bb pbrook
    case 0x514: /* Pull-down */
183 9ee6e8bb pbrook
        s->pdr = value;
184 9ee6e8bb pbrook
        break;
185 9ee6e8bb pbrook
    case 0x518: /* Slew rate control */
186 9ee6e8bb pbrook
        s->slr = value;
187 9ee6e8bb pbrook
        break;
188 9ee6e8bb pbrook
    case 0x51c: /* Digital enable */
189 9ee6e8bb pbrook
        s->den = value;
190 9ee6e8bb pbrook
        break;
191 9ee6e8bb pbrook
    case 0x520: /* Lock */
192 9ee6e8bb pbrook
        s->locked = (value != 0xacce551);
193 9ee6e8bb pbrook
        break;
194 9ee6e8bb pbrook
    case 0x524: /* Commit */
195 9ee6e8bb pbrook
        if (!s->locked)
196 9ee6e8bb pbrook
            s->cr = value;
197 9ee6e8bb pbrook
        break;
198 9ee6e8bb pbrook
    default:
199 9ee6e8bb pbrook
        cpu_abort (cpu_single_env, "pl061_write: Bad offset %x\n",
200 9ee6e8bb pbrook
                   (int)offset);
201 9ee6e8bb pbrook
    }
202 9ee6e8bb pbrook
    pl061_update(s);
203 9ee6e8bb pbrook
}
204 9ee6e8bb pbrook
205 9ee6e8bb pbrook
static void pl061_reset(pl061_state *s)
206 9ee6e8bb pbrook
{
207 9ee6e8bb pbrook
  s->locked = 1;
208 9ee6e8bb pbrook
  s->cr = 0xff;
209 9ee6e8bb pbrook
}
210 9ee6e8bb pbrook
211 9ee6e8bb pbrook
void pl061_set_irq(void * opaque, int irq, int level)
212 9ee6e8bb pbrook
{
213 9ee6e8bb pbrook
    pl061_state *s = (pl061_state *)opaque;
214 9ee6e8bb pbrook
    uint8_t mask;
215 9ee6e8bb pbrook
216 9ee6e8bb pbrook
    mask = 1 << irq;
217 9ee6e8bb pbrook
    if ((s->dir & mask) == 0) {
218 9ee6e8bb pbrook
        s->data &= ~mask;
219 9ee6e8bb pbrook
        if (level)
220 9ee6e8bb pbrook
            s->data |= mask;
221 9ee6e8bb pbrook
        pl061_update(s);
222 9ee6e8bb pbrook
    }
223 9ee6e8bb pbrook
}
224 9ee6e8bb pbrook
225 9ee6e8bb pbrook
static CPUReadMemoryFunc *pl061_readfn[] = {
226 9ee6e8bb pbrook
   pl061_read,
227 9ee6e8bb pbrook
   pl061_read,
228 9ee6e8bb pbrook
   pl061_read
229 9ee6e8bb pbrook
};
230 9ee6e8bb pbrook
231 9ee6e8bb pbrook
static CPUWriteMemoryFunc *pl061_writefn[] = {
232 9ee6e8bb pbrook
   pl061_write,
233 9ee6e8bb pbrook
   pl061_write,
234 9ee6e8bb pbrook
   pl061_write
235 9ee6e8bb pbrook
};
236 9ee6e8bb pbrook
237 9ee6e8bb pbrook
/* Returns an array of inputs.  */
238 9ee6e8bb pbrook
qemu_irq *pl061_init(uint32_t base, qemu_irq irq, qemu_irq **out)
239 9ee6e8bb pbrook
{
240 9ee6e8bb pbrook
    int iomemtype;
241 9ee6e8bb pbrook
    pl061_state *s;
242 9ee6e8bb pbrook
243 9ee6e8bb pbrook
    s = (pl061_state *)qemu_mallocz(sizeof(pl061_state));
244 9ee6e8bb pbrook
    iomemtype = cpu_register_io_memory(0, pl061_readfn,
245 9ee6e8bb pbrook
                                       pl061_writefn, s);
246 9ee6e8bb pbrook
    cpu_register_physical_memory(base, 0x00001000, iomemtype);
247 9ee6e8bb pbrook
    s->base = base;
248 9ee6e8bb pbrook
    s->irq = irq;
249 9ee6e8bb pbrook
    pl061_reset(s);
250 9ee6e8bb pbrook
    if (out)
251 9ee6e8bb pbrook
        *out = s->out;
252 9ee6e8bb pbrook
253 9ee6e8bb pbrook
    /* ??? Save/restore.  */
254 9ee6e8bb pbrook
    return qemu_allocate_irqs(pl061_set_irq, s, 8);
255 9ee6e8bb pbrook
}